亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Quartus

QuartusIIdesign是最高級(jí)和復(fù)雜的,用于system-on-a-programmable-chip(SOPC)的設(shè)計(jì)環(huán)境。QuartusIIdesign提供完善的timingclosure和LogicLock?基于塊的設(shè)計(jì)流程。QuartusIIdesign是唯一一個(gè)包括以timingclosure和基于塊的設(shè)計(jì)流為基本特征的programmablelogicdevice(PLD)的軟件。QuartusII設(shè)計(jì)軟件改進(jìn)了性能、提升了功能性、解決了潛在的設(shè)計(jì)延遲等,在工業(yè)領(lǐng)域率先提供FPGA與mask-programmeddevices開(kāi)發(fā)的統(tǒng)一工作流程。
  • 很好的FPGA設(shè)計(jì)教程

    很好的FPGA設(shè)計(jì)教程,主要是Quartus II的使用等,包括NIOS!

    標(biāo)簽: FPGA 設(shè)計(jì)教程

    上傳時(shí)間: 2013-08-22

    上傳用戶:life840315

  • 只是源代碼

    只是源代碼,沒(méi)有編譯過(guò)的,建議使用Quartus

    標(biāo)簽: 源代碼

    上傳時(shí)間: 2013-08-23

    上傳用戶:zouxinwang

  • 本教程定位于FPGA/CPLD的快速入門。以ALTERA公司的芯片和相應(yīng)的開(kāi)發(fā)軟件為目標(biāo)載體進(jìn)行闡述

    本教程定位于FPGA/CPLD的快速入門。以ALTERA公司的芯片和相應(yīng)的開(kāi)發(fā)軟件為目標(biāo)載體進(jìn)行闡述,本教程闡述了ALTERA主要系列芯片PLD芯片的結(jié)構(gòu)和特點(diǎn)以及相應(yīng)的開(kāi)發(fā)軟件MAX和Plusa和Quartus的使用

    標(biāo)簽: ALTERA FPGA CPLD 教程

    上傳時(shí)間: 2013-09-05

    上傳用戶:llwap

  • Quartus_II_11.0_x86破解器下載

    Quartus_II_11.0_x86破解器下載方法: 首先安裝Quartus II 11.0軟件(默認(rèn)是32/64-Bit一起安裝): 用Quartus_II_11.0_x86破解器(內(nèi)部版).exe破解C:\altera\11.0\Quartus\bin下的sys_cpt.dll文件(運(yùn)行Quartus_II_11.0_x86破解器(內(nèi)部版).exe后,直接點(diǎn)擊“應(yīng)用補(bǔ)丁”,如果出現(xiàn)“未找到該文件。搜索該文件嗎?”,點(diǎn)擊“是”,(如果直接把該破解器Copy到C:\altera\11.0\Quartus\bin下,就不會(huì)出現(xiàn)這個(gè)對(duì)話框,而是直接開(kāi)始破解!)然后選中sys_cpt.dll,點(diǎn)擊“打開(kāi)”。安裝默認(rèn)的sys_cpt.dll路徑是在C:\altera\11.0\Quartus\bin下)。 把license.dat里的XXXXXXXXXXXX 用您老的網(wǎng)卡號(hào)替換(在Quartus II 11.0的Tools菜單下選擇License Setup,下面就有NIC ID)。 在Quartus II 11.0的Tools菜單下選擇License Setup,然后選擇License file,最后點(diǎn)擊OK。 注意:license文件存放的路徑名稱不能包含漢字和空格,空格可以用下劃線代替。 此軟件已經(jīng)通過(guò)了諾頓測(cè)試,在其它某些殺毒軟件下,也許被誤認(rèn)為是“病毒”,這是殺毒軟件智能化程度不夠的原因,所以只能暫時(shí)關(guān)閉之。

    標(biāo)簽: Quartus_II 11.0 86 破解

    上傳時(shí)間: 2013-11-01

    上傳用戶:hebmuljb

  • 可編輯程邏輯及IC開(kāi)發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開(kāi)發(fā)環(huán)境,以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過(guò)程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來(lái)越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開(kāi)發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開(kāi)發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開(kāi)發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開(kāi)發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開(kāi)發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開(kāi)發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語(yǔ)句(通常是系統(tǒng)級(jí)的行為描述語(yǔ)句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開(kāi)發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開(kāi)發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過(guò)設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開(kāi)發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來(lái)完成設(shè)計(jì)流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時(shí)間: 2013-11-19

    上傳用戶:wxqman

  • nios ii 入門手冊(cè)中文版

    nios ii 入門手冊(cè)中文版 一、建立Quartus ii工程 首先,雙擊Quartus ii 9.1圖標(biāo)打開(kāi)軟件,界面如下圖1.1所示 1.1 新建工程 (1) 點(diǎn)擊file –>New  Project  Wizard 出現(xiàn)圖1.2所示的對(duì)話框。 (2) 點(diǎn)擊Next。如圖1.3所示:第一行是工程的路徑,二、三行為實(shí)體名。填好后點(diǎn)擊Next。 (3)此處可選擇加入已設(shè)計(jì)好的文件到工程,點(diǎn)擊Next。 (4)選擇設(shè)計(jì)器件如圖1.5所示。接著點(diǎn)擊Next (5)接著點(diǎn)擊Next。無(wú)需改動(dòng),點(diǎn)擊finish,顯示如下圖所示。 (6)此時(shí),工程已經(jīng)建立完成,接下來(lái)需要建立一個(gè)原理圖輸入文件,點(diǎn)擊file –>New ->Block  Diagram/Schematic  File  后如圖所示。

    標(biāo)簽: nios ii 入門手冊(cè)

    上傳時(shí)間: 2014-12-25

    上傳用戶:cx111111

  • Rainbow Blaster 使用手冊(cè)v1.0

    一、Rainbow Blaster 的特性Rainbow Blaster全面兼容Altera的USB Blaster下載電纜,通過(guò)計(jì)算機(jī)的USB接口可對(duì)Altera的FPGA/CPLD以及配置芯片進(jìn)行編程、調(diào)試等操作。支持的Altera FPGA/CPLD器件如下:l Stratix II、Stratix GX及Stratix系列l(wèi) Cyclone II及Cyclone系列l(wèi) APEX II 及APEX 20K系列l(wèi) ACEX 1Kl Mercuryl FLEX 10K、FLEX 10KE和FLEX 10KA全系列l(wèi) Excaliburl MAX 3000、MAX 7000和MAX II全系列支持的配置芯片如下:l EPC2, EPC4, EPC8, EPC16, EPC1441l EPCS1, EPCS4, EPCS16,EPCS64支持的目標(biāo)板IO電壓:l 1.5V、1.8V、2.5V、3.3V、5V二、Rainbow Blaster工作需求1.軟件需求:l Windows 2000 和XP 操作系統(tǒng)。l 需要安裝QuartusII4.0 及以上版本。l Quartus II Programmer (編程或配置操作需要)l Quartus II SignalTap II Logic Analyzer (邏輯分析操作需要)2. 電源需求:l 從USB 電纜的PC 端提供直流5.0V;l 從目標(biāo)板下載接口提供直流1.5V 至5.0V。三、硬件連接請(qǐng)按如下步驟順序操作:1. 關(guān)掉目標(biāo)板電源。2. 將USB 電纜一端(大口)接到PC 或筆記本電腦上的USB 接口,另一端(小口)接到Rainbow Blaster。3. 將Rainbow Blaster 的10PIN Female(母頭)接頭按照方向指示連接到目標(biāo)

    標(biāo)簽: Rainbow Blaster 1.0 使用手冊(cè)

    上傳時(shí)間: 2013-10-15

    上傳用戶:yd19890720

  • 基于DSP Builder數(shù)字信號(hào)處理器的FPGA設(shè)計(jì)

    針對(duì)使用硬件描述語(yǔ)言進(jìn)行設(shè)計(jì)存在的問(wèn)題,提出一種基于FPGA并采用DSP Builder作為設(shè)計(jì)工具的數(shù)字信號(hào)處理器設(shè)計(jì)方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ設(shè)計(jì)流程,設(shè)計(jì)了一個(gè)12階FIR 低通數(shù)字濾波器,通過(guò)Quartus 時(shí)序仿真及嵌入式邏輯分析儀SignalTapⅡ硬件測(cè)試對(duì)設(shè)計(jì)進(jìn)行了驗(yàn)證。結(jié)果表明,所設(shè)計(jì)的FIR 濾波器功能正確,性能良好。 Abstract:  Aiming at the problems in designing DSP using HDL,a method of designing DSP based on FPGA which using DSP Builder as designed tool is pointed out.A 12-order low-pass FIR digital filter was designed according to the process of Matlab/Simulink/DSP Builder/QuartusⅡ, and the design was verified by the timing simulation based on QuartusⅡand practical test based on SignalTapⅡ. The result shows the designed filter is correct in function and good in performance.

    標(biāo)簽: Builder FPGA DSP 數(shù)字信號(hào)處理器

    上傳時(shí)間: 2013-11-17

    上傳用戶:lo25643

  • 基于FPGA的多軸控制器設(shè)計(jì)

    介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時(shí)控制多路電機(jī)的運(yùn)動(dòng)。利用Verilog HDL 硬件描述語(yǔ)言在FPGA中實(shí)現(xiàn)了電機(jī)控制邏輯,主要包括脈沖控制信號(hào)產(chǎn)生、加減速控制、編碼器反饋信號(hào)的辨向和細(xì)分、絕對(duì)位移記錄、限位信號(hào)保護(hù)邏輯等。論文中給出了FPGA內(nèi)部一些核心邏輯單元的實(shí)現(xiàn),并利用Quartus Ⅱ、Modelsim SE軟件對(duì)關(guān)鍵邏輯及時(shí)序進(jìn)行了仿真。實(shí)際使用表明該控制器可以很好控制多軸電機(jī)的運(yùn)動(dòng),并且能夠?qū)崿F(xiàn)高精度地位置控制。

    標(biāo)簽: FPGA 多軸控制器

    上傳時(shí)間: 2014-12-28

    上傳用戶:molo

  • NIOS無(wú)痛入門

    本文是描述在Quartus II 新建一個(gè)sopc系統(tǒng)的過(guò)程,希望對(duì)大家有用

    標(biāo)簽: NIOS

    上傳時(shí)間: 2013-11-11

    上傳用戶:dragonhaixm

主站蜘蛛池模板: 南昌县| 汶上县| 巴林右旗| 宜春市| 桐乡市| 濮阳市| 白朗县| 余庆县| 垦利县| 舒兰市| 将乐县| 竹山县| 大荔县| 广南县| 花莲县| 皋兰县| 黄龙县| 龙游县| 句容市| 伊吾县| 西乌珠穆沁旗| 昌宁县| 禹城市| 潍坊市| 陆良县| 寿阳县| 茌平县| 长丰县| 镇安县| 石家庄市| 前郭尔| 海兴县| 大兴区| 江城| 育儿| 通城县| 阜新| 宣恩县| 平塘县| 樟树市| 武山县|