針對主控制板上存儲器(SRAM) 存儲的數據量小和最高頻率低的情況,提出了基于Sdr Sdram(同步動態RAM) 作為主存儲器的LED 顯示系統的研究。在實驗中,使用了現場可編程門陣列( FPGA) 來實現各模塊的邏輯功能。最終實現了對L ED 顯示屏的控制,并且一塊主控制板最大限度的控制了256 ×128 個像素點,基于相同條件,比靜態內存控制的面積大了一倍,驗證了動態內存核[7 ]的實用性。
標簽:
Sdram
Sdr
RAM
LED
上傳時間:
2013-08-21
上傳用戶:sjw920325