亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Stm32f103硬件開源

  • 鎖相環(huán)頻率合成器-ad9850激勵(lì)

    用ad9850激勵(lì)的鎖相環(huán)頻率合成器山東省濟(jì)南市M0P44 部隊(duì)Q04::00R 司朝良摘要! 提出了一種ad9850和ad9850相結(jié)合的頻率合成方案! 介紹了ad9850芯片ad9850的基本工作原理" 性能特點(diǎn)及引腳功能! 給出了以1!2345 作為參考信號(hào)源的鎖相環(huán)頻率合成器實(shí)例! 并對(duì)該頻率合成器的硬件電路和軟件編程進(jìn)行了簡要說明#關(guān)鍵詞! !!" 鎖相環(huán)頻率合成器數(shù)據(jù)寄存器

    標(biāo)簽: 9850 ad 鎖相環(huán) 激勵(lì)

    上傳時(shí)間: 2013-10-18

    上傳用戶:hehuaiyu

  • 基于選擇進(jìn)位32位加法器的硬件電路實(shí)現(xiàn)

    為了縮短加法電路運(yùn)行時(shí)間,提高FPGA運(yùn)行效率,利用選擇進(jìn)位算法和差額分組算法用硬件電路實(shí)現(xiàn)32位加法器,差額分組中的加法單元是利用一種改進(jìn)的超前進(jìn)位算法實(shí)現(xiàn),選擇進(jìn)位算法可使不同的分組單元并行運(yùn)算,利用低位的運(yùn)算結(jié)果選擇高位的進(jìn)位為1或者進(jìn)位為零的運(yùn)算結(jié)果,節(jié)省了進(jìn)位選擇等待的時(shí)間,最后利用XILINX進(jìn)行時(shí)序仿真,在FPGA上進(jìn)行驗(yàn)證,可穩(wěn)定運(yùn)行在高達(dá)50兆的頻率,理論分析與計(jì)算機(jī)仿真表明該算法切實(shí)可行、有效并且易于實(shí)現(xiàn)。

    標(biāo)簽: 進(jìn)位 加法器 硬件 電路實(shí)現(xiàn)

    上傳時(shí)間: 2013-12-19

    上傳用戶:jshailingzzh

  • 有源濾波器建模與控制策略研究

    合理利用有效的控制策略提高有源濾波器的本身的補(bǔ)償性能越來越成為各國學(xué)者研究重點(diǎn)。本文從有源濾波器的數(shù)學(xué)模型出發(fā),詳述有源濾波器的數(shù)學(xué)建模過程。并且針對(duì)諧波電流的檢測(cè)需要較高的準(zhǔn)確度和較好的實(shí)時(shí)性以及有源濾波器工作時(shí)的非線性與不確定性的特點(diǎn),基于瞬時(shí)無功功率補(bǔ)償法的諧波電流檢測(cè)方法。有效的計(jì)算出電網(wǎng)中諧波電流、無功以及負(fù)序電流。并根據(jù)該算法的特點(diǎn),將實(shí)時(shí)檢測(cè)出的畸變電流通過控制算法,研制的有源濾波器可對(duì)不對(duì)稱三相負(fù)載起到平衡作用。在MATLAB/simulink平臺(tái)下搭建仿真模型,與傳統(tǒng)的有源濾波器進(jìn)行對(duì)比,仿真結(jié)果表明這種有源濾波器能夠更加迅速、精確的補(bǔ)償諧波電流。

    標(biāo)簽: 有源濾波器 建模 控制策略

    上傳時(shí)間: 2013-10-10

    上傳用戶:風(fēng)行天下

  • 臺(tái)灣硬件工程師15年layout資料

    臺(tái)灣硬件工程師15年layout資料

    標(biāo)簽: layout 硬件工程師

    上傳時(shí)間: 2013-10-10

    上傳用戶:wanglf7409

  • 設(shè)計(jì)實(shí)例2:MP3播放器硬件電路設(shè)計(jì)

    MP3播放器硬件電路設(shè)計(jì)實(shí)例

    標(biāo)簽: MP3 設(shè)計(jì)實(shí)例 播放器 硬件電路設(shè)計(jì)

    上傳時(shí)間: 2013-11-25

    上傳用戶:13788529953

  • 中興通訊硬件巨作:信號(hào)完整性基礎(chǔ)知識(shí)

    中興通訊硬件一部巨作-信號(hào)完整性 近年來,通訊技術(shù)、計(jì)算機(jī)技術(shù)的發(fā)展越來越快,高速數(shù)字電路在設(shè)計(jì)中的運(yùn)用越來 越多,數(shù)字接入設(shè)備的交換能力已從百兆、千兆發(fā)展到幾十千兆。高速數(shù)字電路設(shè)計(jì)對(duì)信 號(hào)完整性技術(shù)的需求越來越迫切。 在中、 大規(guī)模電子系統(tǒng)的設(shè)計(jì)中, 系統(tǒng)地綜合運(yùn)用信號(hào)完整性技術(shù)可以帶來很多好處, 如縮短研發(fā)周期、降低產(chǎn)品成本、降低研發(fā)成本、提高產(chǎn)品性能、提高產(chǎn)品可靠性。 數(shù)字電路在具有邏輯電路功能的同時(shí),也具有豐富的模擬特性,電路設(shè)計(jì)工程師需要 通過精確測(cè)定、或估算各種噪聲的幅度及其時(shí)域變化,將電路抗干擾能力精確分配給各種 噪聲,經(jīng)過精心設(shè)計(jì)和權(quán)衡,控制總噪聲不超過電路的抗干擾能力,保證產(chǎn)品性能的可靠 實(shí)現(xiàn)。 為了滿足中興上研一所的科研需要, 我們?cè)谌ツ旰徒衲觋P(guān)于信號(hào)完整性技術(shù)合作的基 礎(chǔ)上,克服時(shí)間緊、任務(wù)重的困難,編寫了這份硬件設(shè)計(jì)培訓(xùn)系列教材的“信號(hào)完整性” 部分。由于我們的經(jīng)驗(yàn)和知識(shí)所限,這部分教材肯定有不完善之處,歡迎廣大讀者和專家 批評(píng)指正。 本教材的對(duì)象是所內(nèi)硬件設(shè)計(jì)工程師, 針對(duì)我所的實(shí)際情況, 選編了第一章——導(dǎo)論、 第二章——數(shù)字電路工作原理、第三章——傳輸線理論、第四章——直流供電系統(tǒng)設(shè)計(jì), 相信會(huì)給大家?guī)硪嫣帯M瑫r(shí),也希望通過我們的不懈努力能消除大家在信號(hào)完整性方面 的煩腦。 在編寫本教材的過程中,得到了沙國海、張亞東、沈煜、何廣敏、鐘建兔、劉輝、曹 俊等的指導(dǎo)和幫助,尤其在審稿時(shí)提出了很多建設(shè)性的意見,在此一并致謝!

    標(biāo)簽: 中興通訊 硬件 信號(hào)完整性 基礎(chǔ)知識(shí)

    上傳時(shí)間: 2013-11-15

    上傳用戶:大三三

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-10-22

    上傳用戶:pei5

  • 一種發(fā)動(dòng)機(jī)高溫差環(huán)境下的基準(zhǔn)電壓源電路

    根據(jù)汽車發(fā)動(dòng)機(jī)控制芯片的工作環(huán)境,針對(duì)常見的溫度失效問題,提出了一種應(yīng)用在發(fā)動(dòng)機(jī)控制芯片中的帶隙基準(zhǔn)電壓源電路。該電路采用0.18 μm CMOS工藝,采用電流型帶隙基準(zhǔn)電壓源結(jié)構(gòu),具有適應(yīng)低電源電壓、電源抑制比高的特點(diǎn)。同時(shí)還提出一種使用不同溫度系數(shù)的電阻進(jìn)行高階補(bǔ)償?shù)姆椒ǎ瑢?shí)現(xiàn)了較寬溫度范圍內(nèi)的低溫度系數(shù)。仿真結(jié)果表明,該帶隙基準(zhǔn)電路在-50℃~+125℃的溫度范圍內(nèi),實(shí)現(xiàn)平均輸出電壓誤差僅5.2 ppm/℃,可用于要求極端嚴(yán)格的發(fā)動(dòng)機(jī)溫度環(huán)境。該電路電源共模抑制比最大為99 dB,可以有效緩解由發(fā)動(dòng)機(jī)在不同工況下產(chǎn)生的電源紋波對(duì)輸出參考電壓的影響。

    標(biāo)簽: 發(fā)動(dòng)機(jī) 溫差 基準(zhǔn)電壓源 環(huán)境

    上傳時(shí)間: 2014-01-09

    上傳用戶:ecooo

  • 新型有源鉗位正激軟開關(guān)變換器的研究

    針對(duì)模塊電源的發(fā)展趨勢(shì)和有源鉗位電路的工作原理,研究了一種采用磁放大技術(shù)和固定伏特秒控制技術(shù)的有源鉗位正激軟開關(guān)電路,并對(duì)該電路的工作過程進(jìn)行了詳細(xì)的理論分析。在此基礎(chǔ)上,設(shè)計(jì)了一款25 W的電源樣機(jī)。經(jīng)過測(cè)試,驗(yàn)證了該理論分析的正確性,在整個(gè)負(fù)載范圍內(nèi)完全實(shí)現(xiàn)了主開關(guān)管和鉗位開關(guān)管的軟開關(guān)變換,軟開關(guān)實(shí)現(xiàn)的條件不依賴于變壓器的參數(shù)。在采用肖特基二極管整流的情況下,滿載輸出的轉(zhuǎn)換效率在89%以上。

    標(biāo)簽: 有源鉗位 變換器 軟開關(guān)

    上傳時(shí)間: 2013-11-04

    上傳用戶:2218870695

  • 基于Howland電流源的精密壓控電流源

    計(jì)一種基于Howland電流源電路的精密壓控電流源,論述了該精密壓控電流源的原理。該電路以V/I轉(zhuǎn)換電路作為核心,Howland電流源做為誤差補(bǔ)償電路,進(jìn)一步提高了電流源的精度,使絕對(duì)誤差仿真值達(dá)到nA級(jí),實(shí)際電路測(cè)量值絕對(duì)誤差達(dá)到?滋A級(jí),得到高精度的壓控電流源。仿真和實(shí)驗(yàn)測(cè)試均證明該方案是可行的。

    標(biāo)簽: Howland 電流源 壓控 精密

    上傳時(shí)間: 2014-12-24

    上傳用戶:sklzzy

主站蜘蛛池模板: 固安县| 彝良县| 横峰县| 山丹县| 新河县| 白城市| 柞水县| 沂源县| 射阳县| 略阳县| 荆门市| 隆尧县| 全南县| 紫阳县| 乌拉特中旗| 图们市| 从江县| 满洲里市| 江源县| 宜兰市| 五家渠市| 富裕县| 漾濞| 河西区| 平阴县| 寻乌县| 通化市| 西乌珠穆沁旗| 安陆市| 无为县| 临漳县| 泸西县| 连云港市| 德惠市| 丰顺县| 武川县| 仙游县| 温泉县| 阿图什市| 讷河市| 海城市|