為了模擬圖像分類任務中待分類目標的可能分布,使特征采樣點盡可能集中于目標區域,基于Yang的有偏采樣算法提出了一種改進的有偏采樣算法。原算法將目標基于區域特征出現的概率和顯著圖結合起來,計算用于特征采樣的概率分布圖,使用硬編碼方式對區域特征進行編碼,導致量化誤差較大。改進的算法使用局部約束性編碼代替硬編碼,并且使用更為精確的后驗概率計算方式以及空間金字塔框架,改善了算法性能。在PASCAL VOC 2007和2010兩個數據集上進行實驗,平均精度比隨機選取的特征采樣方法能夠提高約0.5%,驗證了算法的有效性。
上傳時間: 2013-10-24
上傳用戶:wawjj
永久型數字式電位器X9313及其應用:
上傳時間: 2013-11-12
上傳用戶:lijinchuan
“半導體廠商越來越傾向于提供一攬子的解決方案,用以幫助客戶以最快的速度和最低的研發成本推出新產品,一個典型的例子就是“山寨手機”,但手機畢竟是高度集成的數字化產品,那么模擬電路的應用是否也可以走同樣的路呢?看來已經有廠家在這么做了,ADI實驗室電路的推出就是解決模擬電路/模擬-數字混合電路應用的一攬子解決方案?!?/p>
上傳時間: 2013-12-13
上傳用戶:love_stanford
運算放大器作為模擬集成電路設計的基礎,同時作為DAC校準電路的一部分,本次設計一個高增益全差分跨導型運算放大器。
上傳時間: 2013-10-31
上傳用戶:dvfeng
本教程旨在考察標定運算放大器的增益和帶寬的常用方法。需要指出的是,本討論適用于電壓反饋(VFB)型運算放大器——電流反饋(CFB)型運算放大器將在以后的教程(MT-034)中討論。
上傳時間: 2013-11-15
上傳用戶:大三三
1、半導體材料制作電子器件與傳統的真空電子器件相比有什么特點? 答:頻率特性好、體積小、功耗小,便于電路的集成化產品的袖珍化,此外在堅固抗震可靠等方面也特別突出;但是在失真度和穩定性等方面不及真空器件。 2、什么是本征半導體和雜質半導體? 答:純凈的半導體就是本征半導體,在元素周期表中它們一般都是中價元素。在本征半導體中按極小的比例摻入高一價或低一價的雜質元素之后便獲得雜質半導體。
上傳時間: 2014-12-23
上傳用戶:lilei900512
三端穩壓器,主要有兩種,一種輸出電壓是固定的,稱為固定輸出三端穩壓器,另一種輸出電壓是可調的,稱為可調輸出三端穩壓器,其基本原理相同,均采用串聯型穩壓電路。在線性集成穩壓器中,由于三端穩壓器只有三個引出端子,具有外接元件少,使用方便,性能穩定,價格低廉等優點,因而得到廣泛應用。
上傳時間: 2013-10-21
上傳用戶:qwe1234
虛短和虛斷的概念 由于運放的電壓放大倍數很大,一般通用型運算放大器的開環電壓放大倍數都在80 dB以上。而運放的輸出電壓是有限的,一般在 10 V~14 V。因此運放的差模輸入電壓不足1 mV,兩輸入端近似等電位,相當于 “短路”。開環電壓放大倍數越大,兩輸入端的電位越接近相等。 “虛短”是指在分析運算放大器處于線性狀態時,可把兩輸入端視為等電位,這一特性稱為虛假短路,簡稱虛短。顯然不能將兩輸入端真正短路。 由于運放的差模輸入電阻很大,一般通用型運算放大器的輸入電阻都在1MΩ以上。因此流入運放輸入端的電流往往不足1uA,遠小于輸入端外電路的電流。故 通??砂堰\放的兩輸入端視為開路,且輸入電阻越大,兩輸入端越接近開路?!疤摂唷笔侵冈诜治鲞\放處于線性狀態時,可以把兩輸入端視為等效開路,這一特性 稱為虛假開路,簡稱虛斷。顯然不能將兩輸入端真正斷路。 在分析運放電路工作原理時,首先請各位暫時忘掉什么同向放大、反向放大,什么加法器、減法器,什么差動輸入……暫時忘掉那些輸入輸出關系的公式……這些東東只會干擾你,讓你更糊涂﹔也請各位暫時不要理會輸入偏置電流、共模抑制比、失調電壓等電路參數,這是設計者要考慮的事情。我們理解的就是理想放大器(其實在維修中和大多數設計過程中,把實際放大器當做理想放大器來分析也不會有問題)。
上傳時間: 2013-11-04
上傳用戶:181992417
摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79 文獻標識碼:A 文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。
上傳時間: 2013-12-17
上傳用戶:xg262122
鋁電解電容器:詳細介紹原理,應用,使用技巧 電容器(capacitor)在音響組件中被廣泛運用,濾波、反交連、高頻補償、直流回授...隨處可見。但若依功能及制造材料、制造方法細分,那可不是一朝一夕能說得明白。所以縮小范圍,本文只談電解電容,而且只談電源平滑濾波用的鋁質電解電容。 每臺音響機器都要吃電源─除了被動式前級,既然需要供電,那就少不了「濾波」這個動作。不要和我爭,采用電池供電當然無必要電源平滑濾波。但電池充電電路也有整流及濾波,故濾波電容器還是會存在。 我們現在習用的濾波電容,正式的名稱應是:鋁箔干式電解電容器。就我的觀察,除加拿大Sonic Frontiers真空管前級,曾在高壓穩壓線路中選用PP塑料電容做濾波外,其它機種一概都是采用鋁箔干式電解電容;因此網友有必要對它多做了解。 面對電源穩壓線路中擔任電源平滑濾波的電容器,你首先想到的會是什幺?─容量?耐壓?電容器的封裝外皮上一定有容量標示,那是指靜電容量;也一定有耐壓標示,那是指工作電壓或額定電壓。 工作電壓(working voltage)簡稱WV,為絕對安全值;若是surge voltage(簡稱SV或Vs),就是涌浪電壓或崩潰電壓;,超過這個電壓值就保證此電容會被浪淹死─小心電容會爆!根據國際IEC 384-4規定,低于315V時,Vs=1.15×Vr,高于315V時,Vs=1.1×Vr。Vs是涌浪電壓,Vr是額定電壓(rated voltage)。
上傳時間: 2013-12-23
上傳用戶:gundan