亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

VC開(kāi)(kāi)發(fā)(fā)環(huán)(huán)境

  • VC

    VC入門學(xué)習(xí)指導(dǎo),看了一下覺(jué)得有必要推薦一下,需要的話可以下來(lái)看看!-Introduction to VC learning guide

    標(biāo)簽: VC

    上傳時(shí)間: 2013-06-21

    上傳用戶:bakdesec

  • I/O并行口直接驅(qū)動(dòng)LED顯示的電路圖及源程序

    I/O并行口直接驅(qū)動(dòng)LED顯示1. 實(shí)驗(yàn)任務(wù) 如圖13所示,利用AT89S51單片機(jī)的P0端口的P0.0-P0.7連接到一個(gè)共陰數(shù)碼管的a-h(huán)的筆段上,數(shù)碼管的公共端接地。在數(shù)碼

    標(biāo)簽: LED 并行口 直接驅(qū)動(dòng) 電路圖

    上傳時(shí)間: 2013-06-15

    上傳用戶:kytqcool

  • 基于VC++和Direct3D的雷達(dá)PPI顯示器仿真

    雷達(dá)顯控終端作為對(duì)雷達(dá)數(shù)據(jù)的直觀表述,是各種雷達(dá)系統(tǒng)中的重要組成部分。該文對(duì)Direct3D 和雷達(dá)顯示器進(jìn)行介紹,并在此基礎(chǔ)上,提出一種新的基于VC++和Direct3D 的雷達(dá)P 型顯示器仿真模型

    標(biāo)簽: Direct3D PPI VC 雷達(dá)

    上傳時(shí)間: 2013-06-19

    上傳用戶:

  • PSLIB21

    pb開(kāi)發(fā)soket所需要的一個(gè)關(guān)鍵動(dòng)態(tài)庫(kù),我找了很久的,現(xiàn)在份享一下-pb socket dll

    標(biāo)簽: PSLIB 21

    上傳時(shí)間: 2013-04-24

    上傳用戶:refent

  • USB接口編程源代碼(VC)

    詳細(xì)介紹了VC下利用WINDOWS API函數(shù)來(lái)實(shí)現(xiàn)與符合HID設(shè)備類的USB接口通信,并給出了通信程序的部分源代碼-details of VC using Windows API function

    標(biāo)簽: USB VC 接口編程 源代碼

    上傳時(shí)間: 2013-07-13

    上傳用戶:whenfly

  • VC++writeUSBprogram

    本書(shū)闡述了用vc++來(lái)開(kāi)發(fā)usb接口的程序。開(kāi)發(fā)環(huán)境:vc6.0,格式:pdf-The book described by vc++ To develop procedures for usb int

    標(biāo)簽: writeUSBprogram VC

    上傳時(shí)間: 2013-07-26

    上傳用戶:asdfasdfd

  • 利用VC++實(shí)現(xiàn)漢字字模的提取與小漢字庫(kù)的生成

    漢字顯示是在只有西文操作系統(tǒng)的情況下, 以及一些無(wú)操作系統(tǒng)的小應(yīng)用系統(tǒng)中, 需要經(jīng)常用到的技術(shù)。如何得到漢字的字模是漢字顯示技術(shù)中首先必須解決的問(wèn)題。本文利用VC++實(shí)現(xiàn)一種漢字字模的提取和小漢字庫(kù)的

    標(biāo)簽: VC 漢字 字模 漢字庫(kù)

    上傳時(shí)間: 2013-06-08

    上傳用戶:yuying4000

  • 利用VC++6.0實(shí)現(xiàn)上位機(jī)與PLC的串行通信

    介紹了西門子S7–200 系列 PLC 的自由口通信模式及在Windows 環(huán)境下應(yīng)用VC++6.0 實(shí)現(xiàn)PC 機(jī)與PLC串行通信的編程方法,開(kāi)發(fā)了玻璃器皿沖壓機(jī)上位機(jī)監(jiān)控系統(tǒng)。實(shí)際運(yùn)行證明,該監(jiān)控系

    標(biāo)簽: 6.0 PLC VC 上位機(jī)

    上傳時(shí)間: 2013-06-28

    上傳用戶:branblackson

  • 基于FPGA和PCI接口圖像采集壓縮卡

    隨著數(shù)字圖像處理的應(yīng)用領(lǐng)域不斷擴(kuò)大,實(shí)時(shí)處理技術(shù)成為研究的熱點(diǎn)。VLSI技術(shù)的迅猛發(fā)展為數(shù)字圖像實(shí)時(shí)處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA(現(xiàn)場(chǎng)可編程門陣列)的特點(diǎn)使其在圖像采集和處理方面的應(yīng)用顯得更加經(jīng)濟(jì)、靈活、方便。 本文設(shè)計(jì)了一種以FPGA為工作核心,并實(shí)現(xiàn)了PCI接口的圖像采集壓縮系統(tǒng)。整個(gè)系統(tǒng)采用了自頂向下的設(shè)計(jì)方案,先把系統(tǒng)分成了三大塊,即圖像采集、PCI接口和圖像壓縮,然后分別設(shè)計(jì)各個(gè)大模塊中的子模塊。 首先,利用FPGA對(duì)專用視頻轉(zhuǎn)換器SAA7111A進(jìn)行控制,因?yàn)镾AA7111A是采用IC總線模塊,從而完成了對(duì)SAA7111A的控制,并通過(guò)設(shè)計(jì)圖像采集模塊、讀/寫(xiě)數(shù)據(jù)模塊、總線管理模塊等,實(shí)現(xiàn)把標(biāo)準(zhǔn)的模擬視頻信號(hào)轉(zhuǎn)換成數(shù)字視頻信號(hào)并采集的功能。 其次,在了解PCI規(guī)范的前提下,深入地分析了PCI時(shí)序和地址配置空間等,設(shè)計(jì)了簡(jiǎn)化邏輯的狀態(tài)機(jī),并用VHDL硬件描述語(yǔ)言設(shè)計(jì)了程序,完成了簡(jiǎn)化邏輯的PCI接口設(shè)計(jì)在FPGA芯片內(nèi)部的實(shí)現(xiàn),達(dá)到了一33MHz、32位數(shù)據(jù)寬度、支持猝發(fā)傳輸?shù)腜CI從設(shè)備模塊的接口功能,與傳統(tǒng)的使用PCI專用接口芯片來(lái)實(shí)現(xiàn)的PCI接口比較來(lái)看,更加節(jié)約了系統(tǒng)的邏輯資源,降低了成本,增加了設(shè)計(jì)的靈活性。 再次,設(shè)計(jì)了WINDOWS下對(duì)PCI接口的驅(qū)動(dòng)程序。驅(qū)動(dòng)程序可以選擇不同的方法來(lái)完成,當(dāng)然每個(gè)方法都有自己的特點(diǎn),對(duì)幾種主要設(shè)計(jì)驅(qū)動(dòng)程序的方法作以比較之后,本文選擇了使用DRIVER WORKS工具來(lái)完成。通過(guò)對(duì)配置空間的設(shè)計(jì)、系統(tǒng)端口和內(nèi)存映射的設(shè)計(jì)、中斷服務(wù)的設(shè)計(jì)等,用VC++語(yǔ)言編寫(xiě)了驅(qū)動(dòng)程序。 最后,考慮到增加系統(tǒng)的實(shí)用性和完備性,還填加設(shè)計(jì)了圖像的壓縮部分。這部分需要完成的工作是在上述系統(tǒng)完成后,再額外地把采集來(lái)的視頻數(shù)據(jù)通過(guò)另一路數(shù)據(jù)通道按照一定的格式壓縮后存儲(chǔ)到硬盤中。本系統(tǒng)中,這部分設(shè)計(jì)是利用Altera公司提供的IP核來(lái)完成壓縮的,同時(shí)還用VHDL語(yǔ)言在FPGA上設(shè)計(jì)了IDE硬盤接口,使壓縮后的數(shù)據(jù)存儲(chǔ)到硬盤中。

    標(biāo)簽: FPGA PCI 接口 圖像采集

    上傳時(shí)間: 2013-06-01

    上傳用戶:程嬰sky

  • 幾種用于FPGA的新型有效混合布線算法

    采用現(xiàn)場(chǎng)可編程門陣列(FPGA)可以快速實(shí)現(xiàn)數(shù)字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規(guī)模電路時(shí)常常需要數(shù)小時(shí)的時(shí)間,以至于許多設(shè)計(jì)者甚至通過(guò)在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價(jià)來(lái)提高編制速度。電路編制過(guò)程中大部分時(shí)間花費(fèi)在布線階段,因此有效的布線算法能極大地減少布線時(shí)間。 許多布線算法已經(jīng)被開(kāi)發(fā)并獲得應(yīng)用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當(dāng)前最為流行的兩種。然而它們各有缺點(diǎn):基于SAT的布線算法在可擴(kuò)展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當(dāng)實(shí)際問(wèn)題具有嚴(yán)格的布線約束條件時(shí),它在布線方案的收斂方面存在很大困難。基于此,本文致力于探索一種能有效解決以上問(wèn)題的新型算法,具體研究工作和結(jié)果可歸納如下。 1、在全面調(diào)查FPGA結(jié)構(gòu)的最新研究動(dòng)態(tài)的基礎(chǔ)上,確定了一種FPGA布線結(jié)構(gòu)模型,即一個(gè)基于SRAM的對(duì)稱陣列(島狀)FPGA結(jié)構(gòu)作為研究對(duì)象,該模型僅需3個(gè)適合的參數(shù)即能表示布線結(jié)構(gòu)。為使所有布線算法可在相同平臺(tái)上運(yùn)行,選擇了美國(guó)北卡羅來(lái)納州微電子中心的20個(gè)大規(guī)模電路作為基準(zhǔn),并在布線前采用VPR399對(duì)每個(gè)電路都生成30個(gè)布局,從而使所有的布線算法都能夠直接在這些預(yù)制電路上運(yùn)行。 2、詳細(xì)研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協(xié)商的性能驅(qū)動(dòng)的布線算法PathFinder,一種快速的時(shí)延驅(qū)動(dòng)的布線算法VPR430和一種協(xié)商A

    標(biāo)簽: FPGA 布線算法

    上傳時(shí)間: 2013-05-18

    上傳用戶:ukuk

主站蜘蛛池模板: 库尔勒市| 铜山县| 日喀则市| 上饶县| 论坛| 临夏县| 莱州市| 沛县| 奉贤区| 镇巴县| 西充县| 东兴市| 邓州市| 乾安县| 鹿泉市| 加查县| 舟山市| 萍乡市| 湖州市| 旺苍县| 成都市| 辛集市| 察雅县| 遂平县| 革吉县| 巫溪县| 固镇县| 镇远县| 尉犁县| 汉中市| 精河县| 板桥市| 怀柔区| 屏东县| 南溪县| 长子县| 仪陇县| 陆丰市| 兴城市| 湘潭市| 灵石县|