(有源代碼)數(shù)值分析作業(yè),本文主要包括兩個部分,第一部分是常微分方程(ODE)的三個實驗題,第二部分是有關(guān)的拓展討論,包括高階常微分的求解和邊值問題的求解(BVP).文中的算法和算例都是基于Matlab計算的.ODE問題從剛性(STIFFNESS)來看分為非剛性的問題和剛性的問題,剛性問題(如大系數(shù)的VDP方程)用通常的方法如ODE45來求解,效率會很低,用ODE15S等,則效率會高多了.而通常的非剛性問題,用ODE45來求解會有很好的效果.從階次來看可以分為高階微分方程和一階常微分方程,高階的微分方程一般可以化為狀態(tài)空間(STATE SPACE)的低階微分方程來求解.從微分方程的性態(tài)看來,主要是微分方程式一階導(dǎo)系數(shù)大的時候,步長應(yīng)該選得響應(yīng)的小些.或者如果問題的性態(tài)不是太好估計的話,用較小的步長是比較好的,此外的話Adams多步法在小步長的時候效率比R-K(RUNGE-KUTTA)方法要好些,而精度也高些,但是穩(wěn)定區(qū)間要小些.從初值和邊值來看,也是顯著的不同的.此外對于非線性常微分方程還有打靶法,胞映射方法等.而對于微分方程穩(wěn)定性的研究,則諸如相平面圖等也是不可缺少的工具.值得提出的是,除了用ode系類函數(shù)外,用simulink等等模塊圖來求解微分方程也是一種非常不錯的方法,甚至是更有優(yōu)勢的方法(在應(yīng)用的角度來說).
上傳時間: 2014-01-05
上傳用戶:caixiaoxu26
這是compiere2的官方?jīng)]問題版本~我在fedora10上安裝正確無誤~不會出現(xiàn)錯誤訊息 ~不過我發(fā)現(xiàn)compiere他自己本身有自己專屬的網(wǎng)站server~所以有架設(shè)網(wǎng)站的網(wǎng)友們~ 可能要斟酌一下~最好把他獨立開來比較好~= =~我發(fā)現(xiàn)他挺消耗系統(tǒng)資源的~
標(biāo)簽: compiere2 compiere fedora server
上傳時間: 2014-12-04
上傳用戶:yy541071797
數(shù)值分析之計算方法與實驗7:常微分方程數(shù)值解法 by java
標(biāo)簽: java by 數(shù)值分析 實驗
上傳時間: 2013-12-20
上傳用戶:yd19890720
基于FPGA器件的DDS設(shè)計實現(xiàn)中的一個核心部分就是波形存儲表的設(shè)計。首先采用LPM_ROM和 VHDL選擇語句這兩種方法進(jìn)行波形存儲表的設(shè)計和比較分析 然后考慮到硬件資源的有限性及DDS的精度要 求,對這兩種方法的程序進(jìn)行了優(yōu)化 最后對這兩種方法設(shè)計的程序進(jìn)行仿真和硬件調(diào)試。結(jié)果表明:采用這兩種 方法都能有效地實現(xiàn)DDS中波形存儲表的設(shè)計。
標(biāo)簽: DDS LPM_ROM FPGA VHDL
上傳時間: 2017-09-16
上傳用戶:sardinescn
VHDL常見錯誤分析,VHDL相對verilog相對嚴(yán)謹(jǐn),對初學(xué)者非常有用
標(biāo)簽: VHDL常見錯誤分析
上傳時間: 2016-03-22
上傳用戶:huanyig
對弓網(wǎng)故障的檢測是當(dāng)今列車檢測的一項重要任務(wù)。原始故障視頻圖像具有極大的數(shù)據(jù)量,使實時存儲和傳輸故障視頻圖像極其困難。由于視頻的數(shù)據(jù)量相當(dāng)大,需要采用先進(jìn)的視頻編解碼協(xié)議進(jìn)行處理,進(jìn)而實現(xiàn)檢測現(xiàn)場的實時監(jiān)控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網(wǎng)絡(luò)親和性,而被廣泛研究與應(yīng)用。H.264/AVC采用了先進(jìn)的算法,主要有整數(shù)變換、1/4像素精度插值、多模式幀間預(yù)測、抗塊效應(yīng)濾波器和熵編碼等。 @@ 本文使用硬件描述語言Verilog,以紅色颶風(fēng) II開發(fā)板作為硬件平臺,在開發(fā)工具QUARTUSII 6.0和MODELSIM_SE 6.1B環(huán)境中完成軟核的設(shè)計與仿真驗證。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實現(xiàn)視頻圖像采集、存儲、顯示以及實現(xiàn)H.264/AVC部分算法的基本系統(tǒng)。 @@ FPGA以其設(shè)計靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統(tǒng)設(shè)計的首選,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計方法,加速了系統(tǒng)的設(shè)計進(jìn)程。 @@ 本文首先分析了FPGA的特點、設(shè)計流程、verilog語言等,然后對靜態(tài)圖像及視頻圖像的編解碼進(jìn)行詳細(xì)的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺,運用H.264/AVC算法對視頻序列進(jìn)行大量的實驗,對不同分辨率、量化步長、視頻序列進(jìn)行編解碼以及對結(jié)果進(jìn)行分析。接著以紅色颶風(fēng)II開發(fā)板為平臺,進(jìn)行視頻圖像的采集存儲、顯示分析,其中詳細(xì)分析了SAA7113的配置、CCD信號的A/D轉(zhuǎn)換、I2C總線、視頻的數(shù)字化ITU-R BT.601標(biāo)準(zhǔn)介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設(shè)計;最后運用verilog語言實現(xiàn)H.264/AVC部分算法,并進(jìn)行功能仿真,得到預(yù)計的效果。 @@ 本文實現(xiàn)了整個視頻信號的采集存儲、顯示流程,詳細(xì)研究了H.264/AVC算法,并運用硬件語言實現(xiàn)了部分算法,對視頻編解碼芯片的設(shè)計具有一定的參考價值。 @@關(guān)鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼
上傳時間: 2013-04-24
上傳用戶:啦啦啦啦啦啦啦
伴隨高速DSP技術(shù)的廣泛應(yīng)用,實時快速可靠地進(jìn)行數(shù)字信號處理成為用戶追求的目標(biāo)。同時,由于可編程器件在速度和集成度方面的飛速提高,使得利用硬件實現(xiàn)數(shù)字信號實時快速可靠處理有了新的途徑。 FIR濾波器是數(shù)字信號處理中常用部件,它的最大優(yōu)點在于:設(shè)計任何幅頻特性時,可以具有嚴(yán)格的線性相位,這一點對數(shù)字信號的實時處理非常關(guān)鍵。 FPGA是常用的可編程器件,它所具有的查找表結(jié)構(gòu)非常適用于實現(xiàn)實時快速可靠的FIR濾波器,在加上VHDL語言靈活的描述方法以及與硬件無關(guān)的特點,使得使用VHDL語言基于FPGA芯片實現(xiàn)FIR濾波器成為研究的方向。 本文對基于FPGA的FIR數(shù)字濾波器實現(xiàn)進(jìn)行了研究,并設(shè)計了一個16階的FIR低通濾波器。所做的主要工作為: 1.以FIR數(shù)字濾波器的基本理論為依據(jù),使用分布式算法作為濾波器的硬件實現(xiàn)算法,并對其進(jìn)行了詳細(xì)的討論。針對分布式算法中查找表規(guī)模過大的缺點,采用多塊查找表的方式減小硬件規(guī)模。 2.在設(shè)計中采用了自頂向下的層次化、模塊化的設(shè)計思想,將整個濾波器劃分為多個模塊,利用VHDL語言的描述方法進(jìn)行了各個功能模塊的設(shè)計,最終完成了FIR數(shù)字濾波器的系統(tǒng)設(shè)計。 3.采用FLEX10K系列器件實現(xiàn)一個16階的FIR低通濾波器的設(shè)計實例,用MAX+PLUSII軟件進(jìn)行了仿真,并用MATLAB對仿真結(jié)果進(jìn)行了分析,證明所設(shè)計的FIR數(shù)字濾波器功能正確。 仿真結(jié)果表明,本論文所設(shè)計的FIR濾波器硬件規(guī)模較小,采樣率達(dá)到了17.73MHz。同時只要將查找表進(jìn)行相應(yīng)的改動,就能分別實現(xiàn)低通、高通、帶通FIR濾波器,體現(xiàn)了設(shè)計的靈活性。
上傳時間: 2013-04-24
上傳用戶:zdluffy
本文首先分析數(shù)字圖像壓縮技術(shù)的實際應(yīng)用情況,相關(guān)的DVB技術(shù)標(biāo)準(zhǔn)和測試標(biāo)準(zhǔn)ETR290,進(jìn)而提出了一個可適用于實際工作環(huán)境的語義分析模型框架;并在FPGA開發(fā)環(huán)境ISE中按照這個語義分析模型框架構(gòu)造了一個具體的VHDL模型;同時利用工具軟件Synplify和modelsim完成軟件功能和時序仿真;然后設(shè)計相應(yīng)的硬件測試平臺來驗證模塊功能。針對數(shù)字圖像技術(shù)實際應(yīng)用環(huán)境的特點,本文提出了一種構(gòu)建在嵌入式硬件平臺上的分析模塊,可實時分析MPEG-2傳輸流語法。通過連接TCP/IP網(wǎng)絡(luò)可實現(xiàn)24小時/7天長時間工作。模塊化的設(shè)計,使其可以安裝于各種設(shè)備或?qū)嶋H應(yīng)用環(huán)境中的各關(guān)鍵節(jié)點,通過網(wǎng)絡(luò)傳輸?shù)浇y(tǒng)一的服務(wù)器;同時該模塊可設(shè)置成不同的硬件觸發(fā)模式,使之成為故障傳感器。因此,該模塊適用于工程開通、快速故障監(jiān)測、長時間監(jiān)控等。通過與市場上專業(yè)測試設(shè)備性能進(jìn)行比較,在測試精確性方面不占優(yōu)勢,但在達(dá)到一定數(shù)量級的測試精度后,其廉價、簡易和無需維護(hù)的特點將呈現(xiàn)巨大的優(yōu)勢。
標(biāo)簽: FPGA MPEG 數(shù)字圖像 傳輸流
上傳時間: 2013-04-24
上傳用戶:源弋弋
分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設(shè)計中優(yōu)點,\\r\\n然后結(jié)合FSK 信號的產(chǎn)生原理,給出了如何利用DSP Builder 模塊庫建立FSK 信號發(fā)生器模\\r\\n型,以及對FSK 信號發(fā)生器模型進(jìn)行算法級仿真和生成VHDL 語言的方法,并在modelsim\\r\\n中對FSK 信號發(fā)生器進(jìn)行RTL 級仿真,最后介紹了在FPGA 芯片中實現(xiàn)FSK 信號發(fā)生器的設(shè)\\r\\n計方法。
標(biāo)簽: Simulink Builder MATLAB FPGA
上傳時間: 2013-08-20
上傳用戶:herog3
使用時鐘PLL的源同步系統(tǒng)時序分析一)回顧源同步時序計算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解釋以上公式中各參數(shù)的意義:Etch Delay:與常說的飛行時間(Flight Time)意義相同,其值并不是從仿真直接得到,而是通過仿真結(jié)果的后處理得來。請看下面圖示:圖一為實際電路,激勵源從輸出端,經(jīng)過互連到達(dá)接收端,傳輸延時如圖示Rmin,Rmax,F(xiàn)min,F(xiàn)max。圖二為對應(yīng)輸出端的測試負(fù)載電路,測試負(fù)載延時如圖示Rising,F(xiàn)alling。通過這兩組值就可以計算得到Etch Delay 的最大和最小值。
標(biāo)簽: PLL 時鐘 同步系統(tǒng) 時序分析
上傳時間: 2013-11-05
上傳用戶:VRMMO
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1