第1章 數字系統EDA設計概論 第2章 可編程邏輯器件設計方法 第3章 VHDL語言基礎 第4章 數字邏輯單元設計 第5章 數字系統高級設計技術(*) 第6章 基于HDL設計輸入 第7章 基于原理圖設計輸入 第8章 設計綜合和行為仿真 第9章 設計實現和時序仿真 第10章 設計下載和調試 第11章 數字時鐘設計及實現(*) 第12章 通用異步接收發送器設計及實現(*) 第13章 數字電壓表設計及實現(*) 第14章 軟核處理器PicoBlaze原理及應用(*) 注:帶*的內容可根據課時的安排選講
標簽: VHDL EDA
上傳時間: 2014-01-08
上傳用戶:kao21
第1章-EDA設計導論 第2章-可編程邏輯器件設計方法 第3章-VHDL語言基礎 第4章-數字邏輯單元設計 第5章-VHDL高級設計技術 第6章-基于HDL和原理圖的設計輸入 第7章-設計綜合和行為仿真 第8章-設計實現和時序仿真 第9章-設計下載和調試 第10章-設計示例(數字鐘、UART、數字電壓表) 點擊鏈接,【《EDA原理及應用》(何賓教授)實驗課件下載 】
標簽: EDA
上傳時間: 2013-12-20
上傳用戶:panpanpan
主要介紹testbench的寫法,很經典的好書
標簽: Verilog HDL
上傳時間: 2014-01-05
上傳用戶:shanxiliuxu
verilog
標簽: Verilog HDL 程序設計 教程
上傳時間: 2013-12-23
上傳用戶:頂得柱
提出一種基于FPGA的實時視頻信號處理平臺的設計方法,該系統接收低幀率數字YCbCr 視頻信號,對接收的視頻信號進行格式和彩色空間轉換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VGA顯示器上實時顯示。整個設計使用Verilog HDL語言實現,采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進行了驗證。
標簽: FPGA 實時視頻 信號處理平臺
上傳時間: 2013-11-10
上傳用戶:sjb555
叫你如何擁有良好的編碼風格
標簽: Coding Actel HDL
上傳時間: 2013-11-06
上傳用戶:yt1993410
NiosII軟核處理器是Altera公司開發,基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設計,使用verilog HDL語言完成該接口設計,最后通過QuartusII軟件,給出了實驗仿真結果。
標簽: NiosII 軟核處理器 步進電機 接口設計
上傳時間: 2014-12-28
上傳用戶:jiwy
fpga
標簽: verilog wire HDL reg
上傳時間: 2013-10-11
上傳用戶:q3290766
講述硬件描述語言的前世今生
標簽: HDL 硬件描述語言 發展
上傳時間: 2013-11-19
上傳用戶:qwerasdf
學習FPGA的必備知識
標簽: Verilog HDL 基礎知識
上傳用戶:jyycc
蟲蟲下載站版權所有 京ICP備2021023401號-1