?? dDS-FPGA技術(shù)資料

?? 資源總數(shù):7410
?? 源代碼:14051
?? 電路圖:1
探索ddS-FPGA技術(shù)的無限可能,專為高性能計(jì)算與復(fù)雜邏輯設(shè)計(jì)而生。本標(biāo)簽匯聚了7410個(gè)精選資源,涵蓋從基礎(chǔ)教程到高級(jí)應(yīng)用案例,助力您快速掌握FPGA開發(fā)精髓。無論是數(shù)字信號(hào)處理、人工智能加速還是通信系統(tǒng)構(gòu)建,ddS-FPGA都是您的理想選擇。立即加入我們,開啟高效學(xué)習(xí)之旅,讓創(chuàng)新觸手可及!

?? dDS-FPGA熱門資料

查看全部7410個(gè)資源 ?

直接數(shù)字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術(shù),其數(shù)字結(jié)構(gòu)滿足了現(xiàn)代電子系統(tǒng)的許多要求,因而得到了迅速的發(fā)展。現(xiàn)場(chǎng)可編程門陣列器件(FPGA)的出現(xiàn),改變了現(xiàn)代電子數(shù)字系統(tǒng)的設(shè)計(jì)方法,提供了一種全新的設(shè)計(jì)模式。本論文結(jié)合這兩項(xiàng)技術(shù),并利用單片機(jī)控制靈活的特點(diǎn),開發(fā)了一種雙通道波形發(fā)...

?? ?? gxf2016

摘 要:介紹了直接數(shù)字頻率合成 (DDS) 技術(shù)的基本原理,給出了基于Altera公司FPGA器件的一個(gè)三相正弦信號(hào)發(fā)生器的設(shè)計(jì)方案,同時(shí)給出了其軟件程序和仿真結(jié)果。仿真結(jié)果表明:該方法生成的三相正弦信號(hào)具有對(duì)稱性好、波形失真小、頻率精度高等優(yōu)點(diǎn),且輸出頻率可調(diào)。\r\n關(guān)鍵詞:直接數(shù)字頻率合成;現(xiàn)...

?? ?? kernor

DDS在現(xiàn)在運(yùn)用月來越廣泛,在相對(duì)帶寬、頻率轉(zhuǎn)換時(shí)間、相位連續(xù)性、正交輸出、高分辨力以及集成化等方面都遠(yuǎn)遠(yuǎn)超過了傳統(tǒng)頻率合成技術(shù)所能達(dá)到的水平,為系統(tǒng)提供了優(yōu)于模擬信號(hào)源的性能。利用DDS技術(shù)可以很方便地實(shí)現(xiàn)多種信號(hào)。在FPGA上實(shí)現(xiàn)的DDS...

?? ?? qwer0574

1、 利用FLEX10的片內(nèi)RAM資源,根據(jù)DDS原理,設(shè)計(jì)產(chǎn)生正弦信號(hào)的各功能模塊和頂層原理圖; 2、 利用實(shí)驗(yàn)板上的TLC7259轉(zhuǎn)換器,將1中得到的正弦信號(hào),通過D/A轉(zhuǎn)換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時(shí)鐘頻率為16KHz時(shí),輸出正弦波分辨率達(dá)到1Hz;...

?? ?? zhuimenghuadie

?? dDS-FPGA源代碼

查看更多 ?
?? dDS-FPGA資料分類