基于FPGA的ddS信號發生器的簡單實現。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。 ddS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。
標簽: FPGA ddS 信號發生器
上傳時間: 2013-08-13
上傳用戶:zl5712176
摘 要:介紹了直接數字頻率合成 (ddS) 技術的基本原理,給出了基于Altera公司FPGA器件的一個三相正弦信號發生器的設計方案,同時給出了其軟件程序和仿真結果。仿真結果表明:該方法生成的三相正弦信號具有對稱性好、波形失真小、頻率精度高等優點,且輸出頻率可調。\r\n關鍵詞:直接數字頻率合成;現場可編程門陣列;FPGA;三相正弦信號
標簽: ddS 數字頻率合成
上傳時間: 2013-08-14
上傳用戶:kernor
verilog編寫基于fpga的ddS實現
標簽: verilog fpga ddS 編寫
上傳時間: 2013-08-19
上傳用戶:neu_liyan
基于FPGA的ddS和周期合成技術在EIS中的應用,caj格式
標簽: FPGA ddS EIS caj
上傳時間: 2013-08-26
上傳用戶:lhll918
Verilog實現的ddS正弦信號發生器和測頻測相模塊,ddS模塊可產生兩路頻率和相位差均可預置調整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數據通過引腳傳輸給單片機,單片機進行計算和顯示。
標簽: Verilog ddS 正弦信號發生器 模塊
上傳時間: 2013-08-28
上傳用戶:asdfasdfd
基于FPGA+ddS的MSK數字調制源設計 通信中的ddS技術應用
標簽: FPGA ddS MSK 數字調制
上傳時間: 2013-08-29
上傳用戶:r5100
ddS設計,花了一個星期做的,verilog寫的,可生成多種波形,頻率范圍可上M,性能不錯。
標簽: Verilog ddS 波形 語言
上傳時間: 2013-08-30
上傳用戶:wentianyou
ddS信號發生器程序設計,框圖,基于CPLD控制的ddS數字頻率合成器設計
標簽: ddS 信號發生器 程序設計
上傳用戶:BIBI
ddS技術應用于FPGA實現正弦波(周期信號)的產生
標簽: FPGA ddS 技術應用 周期信號
上傳時間: 2013-08-31
上傳用戶:風為裳的風
在無線傳送領域,基于FPGA 的ddS 實現的幾種方式
標簽: FPGA ddS 無線傳送 方式
上傳時間: 2013-09-01
上傳用戶:ttpay
蟲蟲下載站版權所有 京ICP備2021023401號-1