人郵出版社,DSP應(yīng)用開發(fā)實(shí)用子程序,汪安民程昱編著。本書從工程應(yīng)用的角度出發(fā),介紹了數(shù)字信號處理算法在DSP上的實(shí)現(xiàn),內(nèi)容涉及數(shù)學(xué)運(yùn)算、DSP硬件接口程序、經(jīng)典數(shù)字信號處理算法和現(xiàn)代數(shù)字信號處理算法,以及DSP在語音、圖像、控制和無線通信中的應(yīng)用。
標(biāo)簽: DSP 325 389 應(yīng)用開發(fā)
上傳時間: 2013-07-15
上傳用戶:change0329
人郵出版社,DSP應(yīng)用開發(fā)實(shí)用子程序,汪安民程昱編著。本書從工程應(yīng)用的角度出發(fā),介紹了數(shù)字信號處理算法在DSP上的實(shí)現(xiàn),內(nèi)容涉及數(shù)學(xué)運(yùn)算、DSP硬件接口程序、經(jīng)典數(shù)字信號處理算法和現(xiàn)代數(shù)字信號處理算法,以及DSP在語音、圖像、控制和無線通信中的應(yīng)用。
標(biāo)簽: DSP 390 422 應(yīng)用開發(fā)
上傳時間: 2013-04-24
上傳用戶:saharawalker
介紹了TI的實(shí)時操作系統(tǒng)DSP BIOS,華清遠(yuǎn)見培訓(xùn)資料,內(nèi)容包括:使用實(shí)時操作系統(tǒng)(RTOS)的需求,DSP/BIOS的組件、線程和內(nèi)核分析。
標(biāo)簽: DSP-BIOS 實(shí)時操作系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:zgu489
GPS軟件接收機(jī)基帶處理算法研究與FPGA實(shí)現(xiàn)
標(biāo)簽: GPS 軟件接收機(jī) 基帶處理 算法研究
上傳時間: 2013-07-17
上傳用戶:afeiafei309
DSP軟件內(nèi)核開發(fā)工具Synplify DSP IT.SOHU.COM 2004-05-13 00:24 轉(zhuǎn)自...【日經(jīng)BP社報道】美國Synplicity公司日前上市了封裝于FPGA中的DSP軟件內(nèi)核
上傳時間: 2013-04-24
上傳用戶:維子哥哥
SVPWM算法的DSP源碼,實(shí)現(xiàn)逆變輸出與電網(wǎng)電壓同頻同相,并能跟蹤市電幅值變化
上傳時間: 2013-07-20
上傳用戶:yd19890720
短波通信由于其固有的優(yōu)點(diǎn),在無線通信特別是軍事通信中有著很重要的應(yīng)用,國內(nèi)外對短波電臺以及高速調(diào)制解調(diào)器的研究也是相當(dāng)多,然而有些硬件結(jié)構(gòu)相似的電臺信號特征差異卻很大,這極大地限制了不同電臺間的互通互連。而軟件無線電用軟件代替部分硬件,可以通過不同軟件模塊來實(shí)現(xiàn)不同的功能,因此利用軟件無線電,可以在相同的硬件平臺上,實(shí)現(xiàn)多種短波數(shù)字化業(yè)務(wù),而本文重點(diǎn)研究的就是基于軟件無線電的短波串行體制。 首先對短波串行體制標(biāo)準(zhǔn)進(jìn)行了詳細(xì)地研究,并對發(fā)射端實(shí)現(xiàn)方法進(jìn)行了具體的說明。其次闡述了中頻數(shù)字接收機(jī)相關(guān)基本理論,在研究信號采樣理論、多速率數(shù)字信號處理理論、濾波器設(shè)計理論、FPGA硬件數(shù)字算法等基礎(chǔ)上,并結(jié)合實(shí)際應(yīng)用要求,提出了適合于FPGA實(shí)現(xiàn)的數(shù)字化中頻處理系統(tǒng)方案,對系統(tǒng)進(jìn)行了仿真,驗(yàn)證了系統(tǒng)方案的可行性,然后通過Verilog編程完成了數(shù)字下變頻的FPGA實(shí)現(xiàn),效果較好。最后對接收端的基帶處理方法進(jìn)行了一些探索。
標(biāo)簽: FPGA DSP 數(shù)字化 接收機(jī)
上傳時間: 2013-07-19
上傳用戶:czh415
基于FPGA和DSP的中頻信號檢測系統(tǒng)的研究與設(shè)計
標(biāo)簽: FPGA DSP 中頻信號 檢測系統(tǒng)
上傳時間: 2013-06-17
上傳用戶:qiuqing
數(shù)據(jù)統(tǒng)計分析教程,對于統(tǒng)計分析手法做了詳細(xì)介紹,結(jié)合數(shù)據(jù)分析軟件dsp實(shí)際操作對實(shí)驗(yàn)數(shù)據(jù)分析流程作分析
標(biāo)簽: dsp
上傳時間: 2013-06-04
上傳用戶:love1314
數(shù)字信號處理是信息科學(xué)中近幾十年來發(fā)展最為迅速的學(xué)科之一.目前,數(shù)字信號處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語音與圖像處理等領(lǐng)域.而數(shù)字信號處理算法的硬件實(shí)現(xiàn)一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場可編程門陣列FPGA進(jìn)行數(shù)字信號處理得到了飛速發(fā)展,FPGA正在越來越多地代替ASIC和PDSP用作前端數(shù)字信號處理的運(yùn)算.該文主要探討了基于FPGA數(shù)字信號處理的實(shí)現(xiàn).首先詳細(xì)闡述了數(shù)字信號處理的理論基礎(chǔ),重點(diǎn)討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實(shí)際中得到了廣泛的應(yīng)用,該文給出了基-2FFT算法原理、討論了按時間抽取FFT算法的特點(diǎn).該論文對硬件描述語言的描述方法和風(fēng)格做了一定的探討,介紹了硬件描述語言的開發(fā)環(huán)境MAXPLUSII.在此基礎(chǔ)上,該論文詳細(xì)闡述了數(shù)字集成系統(tǒng)的高層次設(shè)計方法,討論了數(shù)字系統(tǒng)設(shè)計層次的劃分和數(shù)字系統(tǒng)的自頂向下的設(shè)計方法,探討了數(shù)字集成系統(tǒng)的系統(tǒng)級設(shè)計和寄存器傳輸級設(shè)計,描述了數(shù)字集成系統(tǒng)的高層次綜合方法.最后該文描述了數(shù)字信號處理系統(tǒng)結(jié)構(gòu)的實(shí)現(xiàn)方法,指出常見的高速、實(shí)時信號處理系統(tǒng)的四種結(jié)構(gòu);由于FFT算法在數(shù)字信號處理中占有重要的地位,所以該文提出了用FPGA實(shí)現(xiàn)FFT的一種設(shè)計思想,給出了總體實(shí)現(xiàn)框圖;重點(diǎn)設(shè)計實(shí)現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計實(shí)現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運(yùn)算速度,降低了運(yùn)算復(fù)雜度.
標(biāo)簽: FPGA 數(shù)字信號處理 中的應(yīng)用
上傳時間: 2013-05-23
上傳用戶:Divine
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1