來自精益求精的德國人講授的VERILOG課件,想接觸FPGA/CPLD開發(fā)的人是必看的課件。
標(biāo)簽: VERILOG
上傳時間: 2016-05-01
上傳用戶:refent
Xilinx ISE9.x FPGA\CPLD設(shè)計指南 原書光盤上的源碼 包含大量vhdl源碼
標(biāo)簽: FPGACPLD Xilinx vhdl ISE
上傳時間: 2014-11-26
上傳用戶:Miyuki
一篇關(guān)于軟件復(fù)位的論文,本文很詳細(xì)的描述了VHDL語言中的軟件復(fù)位,包括各種具體解決方案,對FPGA/CPLD設(shè)計者來說,相當(dāng)具有參考價值。
上傳時間: 2016-08-28
上傳用戶:dbs012280
本文介紹了一個使用 VHDL 描述計數(shù)器的設(shè)計、綜合、仿真的全過程,作為我這一段 時間自學(xué) FPGA/CPLD 的總結(jié),如果有什么不正確的地方,敬請各位不幸看到這篇文章的 大俠們指正,在此表示感謝。當(dāng)然,這是一個非常簡單的時序邏輯電路實例,主要是詳細(xì) 描述了一些軟件的使用方法。文章中涉及的軟件有Synplicity 公司出品的Synplify Pro 7.7.1; Altera 公司出品的 Quartus II 4.2;Mentor Graphics 公司出品的 ModelSim SE 6.0。
上傳時間: 2016-10-04
上傳用戶:Yukiseop
7段數(shù)碼顯示譯碼器設(shè)計7段數(shù)碼是純組合電路,通常的小規(guī)模專用IC,如74或4000系列的器件只能作十進(jìn)制BCD碼譯碼,然而數(shù)字系統(tǒng)中的數(shù)據(jù)處理和運算都是二進(jìn)制的,所以輸出表達(dá)都是十六進(jìn)制的,為了滿足十六進(jìn)制數(shù)的譯碼顯示,最方便的方法就是利用譯碼程序在FPGA/CPLD中來實現(xiàn)。例子作為七段譯碼器,輸出信號LED7S的7位分別接數(shù)碼管的7個段,高位在左,低位在右。例如當(dāng)LED7S輸出為“1101101”時,數(shù)碼管的7個段g、f、e、d、c、b、a分別接1、1、0、1、1、0、1;接有高電平的段發(fā)亮,于是數(shù)碼管顯示“5”。
標(biāo)簽: 數(shù)碼顯示 數(shù)碼 譯碼器 組合電路
上傳時間: 2014-01-26
上傳用戶:1427796291
關(guān)于vhdl對硬件接口8237的編程,可以在進(jìn)行fpga/cpld設(shè)計是作為模塊用到
上傳時間: 2013-12-17
上傳用戶:libenshu01
對外部輸入的高頻脈沖信號進(jìn)行分頻,應(yīng)用于FPGA/CPLD .
上傳時間: 2017-01-17
上傳用戶:exxxds
北京航空航天大學(xué)出版社 單片機(jī)與嵌入式系統(tǒng) 圖書介紹 (2007年第2期) 通信地址: 北京市海淀區(qū)學(xué)院路37號 北京航空航天大學(xué)出版社 郵編: 100083 網(wǎng)址: http://www.buaapress.com.cn 發(fā)行部業(yè)務(wù)室: 電話: (010) 82317024 電話傳真: (010) 82328026 E-mail: bhpress@263.net --敬 請 投 稿-- 北航出版社誠摯地歡迎各位業(yè)界人士和讀者,圍繞嵌入式系統(tǒng),包擴(kuò)單片機(jī)、DSP、ARM、SOC、SOPC.FPGA/CPLD,以及嵌入式操作系統(tǒng)及軟件開發(fā)等各個方面,向我社: • 投稿圖書; • 提供圖書出版建議和信息; • 推薦圖書新作者。 有意投稿及提供意見、建議者,敬請聯(lián)系: 通信地址: 北京航空航天大學(xué)出版社 (郵編:100083) E-mail: bhpress@mesnet.com.cn 聯(lián)系電話: 010-82317022, 82317035,82317044 傳 真: 010-82317022 ---------------------------------------------------------------------------------------------------------------------- ----目 錄---- 2006年1月后出版的新書列表-------------------------------------------------------------------------(2) 2006年1月后出版
標(biāo)簽: 2007 航空航天 大學(xué) 出版社
上傳時間: 2014-01-23
上傳用戶:417313137
北京航空航天大學(xué)出版社 單片機(jī)與嵌入式系統(tǒng) 圖書介紹 (2007年第2期) 通信地址: 北京市海淀區(qū)學(xué)院路37號 北京航空航天大學(xué)出版社 郵編: 100083 網(wǎng)址: http://www.buaapress.com.cn 發(fā)行部業(yè)務(wù)室: 電話: (010) 82317024 電話傳真: (010) 82328026 E-mail: bhpress@263.net --敬 請 投 稿-- 北航出版社誠摯地歡迎各位業(yè)界人士和讀者,圍繞嵌入式系統(tǒng),包擴(kuò)單片機(jī)、DSP、ARM、SOC、SOPC.FPGA/CPLD,以及嵌入式操作系統(tǒng)及軟件開發(fā)等各個方面,向我社: • 投稿圖書; • 提供圖書出版建議和信息; • 推薦圖書新作者。 有意投稿及提供意見、建議者,敬請聯(lián)系: 通信地址: 北京航空航天大學(xué)出版社 (郵編:100083) E-mail: bhpress@mesnet.com.cn 聯(lián)系電話: 010-82317022, 82317035,82317044 傳 真: 010-82317022 ---------------------------------------------------------------------------------------------------------------------- ----目 錄---- 2006年1月后出版的新書列表-------------------------------------------------------------------------(2) 2006年1月后出版
標(biāo)簽: 2007 航空航天 大學(xué) 出版社
上傳時間: 2017-05-30
上傳用戶:ayfeixiao
《CPLDFPGA嵌入式應(yīng)用開發(fā)技術(shù)白金手冊》源代碼,涉及FPGA/CPLD的各個方面,鍵盤掃描,LED掃描等簡單程序及濾波器等的設(shè)計
標(biāo)簽: CPLDFPGA 嵌入式應(yīng)用 開發(fā)技術(shù)
上傳時間: 2017-07-02
上傳用戶:253189838
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1