基于VHDL語言的卷積碼編解碼器的設計
本文在闡述卷積碼編解碼器基本工作原理的基礎上,提出了在MAX+PlusⅡ開發平臺上基于VHDL語言設計(2,1,6)卷積碼編解碼器的方法。...
本文在闡述卷積碼編解碼器基本工作原理的基礎上,提出了在MAX+PlusⅡ開發平臺上基于VHDL語言設計(2,1,6)卷積碼編解碼器的方法。...
FEATURES Unique 1-Wire interface requires only one port pin for communication Multidrop capability simplifies distributed temperature sensing ...
·《智能系統的研究與發展 二十六》(Research and Development in Intelligent Systems XXVI)(Max Barmer & Richard Ellis)文字版[PDF]...
目 錄 第一章 概述 3 第一節 硬件開發過程簡介 3 §1.1.1 硬件開發的基本過程 4 §1.1.2 硬件開發的規范化 4 第二節 硬件工程師職責與基本技能 4 §1.2.1 硬件工程師職責 4 §1.2.1 硬件工程師基本素質與技術 5 第二章 硬件開發...
文中介紹了QPSK調制解調的原理,并基于FPGA實現了QPSK調制解調電路。MAX+PLUSII環境下的仿真結果表明了該設計的正確性。...