Xilinx is disclosing this Specification ? 第 1 章“EMIF 概述”,概述 Texas Instruments EMIF。 ? 第 2 章“Virtex-II 系列或 Spartan-3 FPGA 到 EMIF 的設計”描述將 TI TMSC6000 EMIF 連接到 Virtex?-II 系列或 Spartan?-3 FPGA 的實現。 ? 第 3 章“Virtex-4 FPGA 到 EMIF 的設計” 描述將 TI TMS320C64x EMIF 連接到 Virtex-4 FPGA 的實現。 ? 第 4 章“參考設計” 提供參考設計的目錄結構和參考設計文件的鏈接。 ? 附錄 A “Virtex-4 ISERDES 樣本代碼” 提供 Virtex-4 實現的樣本代碼列表。 ? 附錄 B “EMIF 寄存器域描述” 定義 TI DSP 寄存器域。 ? 附錄 C “相關參考文件” 提供相關文檔的鏈接
標簽: Specification disclosing Xilinx EMIF
上傳時間: 2016-12-06
上傳用戶:litianchu
It is a first time code being developed to designers who want to get your DDR2 SDRAM on-board in Spartan 3AN Starter Kit - Diligent fully working.
標簽: developed designers on-board first
上傳時間: 2014-11-18
上傳用戶:guanliya
Pong is a mixed schematic, VHDL, Verilog project featuring the PS2 and VGA monitor connections of the Xilinx\Digilent Spartan-3 demo board.
標簽: connections featuring schematic Verilog
上傳時間: 2014-01-15
上傳用戶:362279997
This paper shows the development of a 1024-point radix-4 FFT VHDL core for applications in hardware signal processing, targeting low-cost FPGA technologies. The developed core is targeted into a Xilinx廬 Spartan鈩?3 XC3S200 FPGA with the inclusion of a VGA display interface and an external 16-bit data acquisition system for performance evaluation purposes. Several tests were performed in order to verify FFT core functionality, besides the time performance analysis highlights the core advantages over commercially available DSPs and Pentium-based PCs. The core is compared with similar third party IP cores targeting resourceful FPGA technologies. The novelty of this work is to provide a lowcost, resource efficient core for spectrum analysis applications.
標簽: applications development hardware paper
上傳時間: 2013-12-21
上傳用戶:jichenxi0730
Working RS232 controller running at 9600 Hz. Consist of Transmitter and Receiver Module. Tested in FPGA Spartan 3 Included files for testing at FPGA - Scan4digit .vhd - to display at 7 sgement display - D4to7 .vhd - Convert HEX decimal to ASCII code.
標簽: Transmitter controller Receiver Working
上傳時間: 2013-12-27
上傳用戶:541657925
FPGA 并行NOR FLash的操作相關,很實用的,基于Xilinx SPartan-3
上傳時間: 2013-12-13
上傳用戶:GavinNeko
Xilinx 主流芯片選型指導,主要講述了Spartan系列和vertex系列的優缺點和選用偏好
上傳時間: 2017-08-15
上傳用戶:qwr717031963
XILINX的sp6實用手冊,自己看吧,挺不錯的!!!!!
上傳時間: 2020-12-03
上傳用戶:
板子采用4層PCB,層疊情況:Top -> GND -> Power -> Bottom板子芯片情況:(1) FPGA: Xilinx Spartan6系列的XC6SLX16-FTG256(2) DDR3: Micron的MT41J128M16,2Gbit存儲容量(2) 電源:采用2片Onsemi的NCP1529分別為FPGA Core 1.2V和DDR3 1.5V提供電源FPGA的1.2V VDDCore電壓,1.5V的DDR3供電電壓,VREF的0.75V電壓都OK。往FPGA內部下載點燈程序OK,往SPI FLASH固化程序也OK。下一步,DDR3 的MCB實現
標簽: ddr3
上傳時間: 2022-06-13
上傳用戶:ttalli
微弱信號檢測的目的是從噪聲中提取有用信號,或用一些新技術和新方法來提高檢測系統輸出信號的信噪比。本文簡要分析了常用的微弱信號檢測理論,對小波變換的微弱信號檢測原理進行了進一步的分析。然后提出了微弱信號檢測系統的軟硬件設計,在闡述了系統的整體設計的基礎上,對電路所選芯片的結構和性能進行了簡單的介紹,選用了具有14位分辨率的4路并行A/D轉換器AD7865作為模數轉換器,且選用Xilinx公司的Spartan-3系列FPGA邏輯器件作為控制器,控制整個系統的各功能模塊。同時,利用FPGA設計了先入先出存儲器,充分利用系統資源,降低了外圍電路的復雜度,為電路調試及制板帶來了極大的方便,且提升了系統的采集速度和集成度。系統的軟件設計采用Verilog HDL語言編程,在Xilinx ISE軟件開發平臺上完成編譯和綜合,并選用ModelSim SE 6.0完成了波形仿真。關鍵詞:微弱信號檢測;信號調理:FPGA:AD7865;Verilog HDL信息時代需要獲取許多有用的信息,多數科學研究及工程應用技術所需的信息都是通過檢測的方法來獲取的。若被檢測的信號非常微弱,就很容易被噪聲湮沒,那么很難有效的從噪聲中檢測出有用信號。微弱信號在絕對意義上是指信號本身非常微弱,而在相對意義上是指信號相對于強背景噪聲而言的非常微弱,也就是指信噪比極低。人們進行長期的研究工作來檢測被噪聲所覆蓋的微弱信號,分析噪聲產生的原因以及規律,且研究被測信號的特點、相關性以及噪聲統計特性,從而研究出從背景噪聲中檢測有用信號的方法。1微弱信號檢測(Weak Signal Detection)技術2.3.41主要是提高信號的信噪比,從噪聲中檢測出有用的微弱信號。對于這些微弱的被測量(如:微振動、微流量、微壓力、微溫差、弱光、弱磁、小位移、小電容等),大多數都是利用相應的傳感器將微弱信號轉換為微弱電流或者低電壓,再經過放大器將其幅度放大到預期被測量的大小。
標簽: 微弱信號檢測
上傳時間: 2022-06-18
上傳用戶:canderile