亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

veriloghdl

  • 基于FPGA的10M100M以太網(wǎng)控制器的設(shè)計(jì).rar

    隨著以太網(wǎng)技術(shù)的不斷發(fā)展,網(wǎng)絡(luò)的傳輸速度已經(jīng)由最初的10M發(fā)展到現(xiàn)在的10,000M。用可編程邏輯器件(FPGA)實(shí)現(xiàn)以太網(wǎng)控制器與其它SOC系統(tǒng)的互連成為當(dāng)前的研究熱點(diǎn)。本文闡述了MAC層的FPGA設(shè)計(jì)、仿真及測(cè)試;介紹了整個(gè)系統(tǒng)的內(nèi)部結(jié)構(gòu)、模塊劃分,并對(duì)各個(gè)模塊的設(shè)計(jì)過(guò)程進(jìn)行了詳細(xì)闡述,接著介紹了開(kāi)發(fā)環(huán)境和驗(yàn)證工具,同時(shí)給出測(cè)試方案、驗(yàn)證數(shù)據(jù)、實(shí)現(xiàn)結(jié)果及時(shí)序仿真波形圖。 對(duì)MAC層的主要功能模塊如:發(fā)送模塊、接收模塊、MAC流程控制模塊、寄存器模塊、MⅡ接口模塊和主機(jī)接口模塊以及CRC,CSMA/CD,HASH表等算法給出了基于FPGA及硬件描述語(yǔ)言的解決方法。 本課題針對(duì)以下三個(gè)方面進(jìn)行了研究并取得一定的成果: 1)FPGA開(kāi)發(fā)平臺(tái)的硬件實(shí)現(xiàn)。選用Xilinx公司的XC3S1000-FT256-4-C和ATMEL公司的ARM9200作為測(cè)試的核心器件,采用LXT971芯片作為物理層芯片,AT91RM9200作為數(shù)據(jù)輸入源和雙blockram作為幀緩存搭建FPGA硬件驗(yàn)證開(kāi)發(fā)平臺(tái)。 2)基于FPGA實(shí)現(xiàn)以太網(wǎng)控制器。用veriloghdl語(yǔ)言構(gòu)建以太網(wǎng)控制器,實(shí)現(xiàn)CSMA/CD協(xié)議、10M/100M自適應(yīng)以及與物理層MⅡ接口等。 3)采用片上系統(tǒng)通用的WS接口。目的是便于與具有通用接口的片上系統(tǒng)互連,也為構(gòu)建SOC上處理器提供條件。 本論文實(shí)現(xiàn)了一個(gè)基于WS總線接口可裁減的以太網(wǎng)MAC控制器IP軟核,為設(shè)計(jì)具有自主知識(shí)產(chǎn)權(quán)的以太網(wǎng)MAC控制器積累了經(jīng)驗(yàn)。同時(shí),為與其它WS接口的控制器實(shí)現(xiàn)直接互連創(chuàng)造了條件,對(duì)高層次設(shè)計(jì)這一先進(jìn)ASIC設(shè)計(jì)方法也有了較為深入的認(rèn)識(shí)。

    標(biāo)簽: 10M100M FPGA 以太網(wǎng)控制器

    上傳時(shí)間: 2013-07-17

    上傳用戶:bruce

  • 基于軟件無(wú)線電的16QAM調(diào)制解調(diào)器設(shè)計(jì)與FPGA實(shí)現(xiàn).rar

    本文將高效數(shù)字調(diào)制方式QAM和軟件無(wú)線電技術(shù)相結(jié)合,在大規(guī)模可編程邏輯器件FPGA上對(duì)16QAM算法實(shí)現(xiàn)。在當(dāng)今頻譜資源日趨緊缺的情況下有很大現(xiàn)實(shí)意義。 論文對(duì)16QAM軟件實(shí)現(xiàn)的基礎(chǔ)理論,帶通采樣理論、變速率數(shù)字信號(hào)處理相關(guān)抽取內(nèi)插技術(shù)做了推導(dǎo)和分析;深入研究了軟件無(wú)線電核心技術(shù)數(shù)字下變頻原理和其實(shí)現(xiàn)結(jié)構(gòu);對(duì)CIC、半帶等高效數(shù)字濾波器原理結(jié)構(gòu)和性能作了研究;16QAM調(diào)制和解調(diào)系統(tǒng)設(shè)計(jì)采用自項(xiàng)向下設(shè)計(jì)思想;采用硬件描述語(yǔ)言veriloghdl在EDA工具QuartusII環(huán)境下實(shí)現(xiàn)代碼輸入;對(duì)系統(tǒng)調(diào)試采用了算法仿真和在系統(tǒng)實(shí)測(cè)調(diào)試相結(jié)合方法。 論文首先對(duì)16QAM調(diào)制解調(diào)算法進(jìn)行系統(tǒng)級(jí)仿真,并對(duì)實(shí)現(xiàn)的各模塊的可行性仿真驗(yàn)證,在此基礎(chǔ)上,完成了調(diào)制端16QAM信號(hào)的時(shí)鐘分頻模塊、串并轉(zhuǎn)換模塊、星座映射、8倍零值內(nèi)插、低通濾波以及FPGA和AD9857接口等模塊;解調(diào)器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實(shí)現(xiàn)了16QAM調(diào)制器;給出了中頻信號(hào)時(shí)域測(cè)試波形和頻譜圖。本系統(tǒng)在200KHz帶寬下實(shí)現(xiàn)了512Kbps的高速數(shù)據(jù)數(shù)率傳輸。論文還對(duì)增強(qiáng)型數(shù)字鎖相環(huán)EPLL的實(shí)現(xiàn)結(jié)構(gòu)進(jìn)行了研究和性能分析。

    標(biāo)簽: FPGA QAM 16

    上傳時(shí)間: 2013-07-10

    上傳用戶:kennyplds

  • 中文版veriloghdl簡(jiǎn)明教程.rar

    王金明verilog教材的隨書(shū)配套程序,可直接復(fù)制后使用!

    標(biāo)簽: veriloghdl 簡(jiǎn)明教程

    上傳時(shí)間: 2013-06-28

    上傳用戶:mopdzz

  • veriloghdl華為入門(mén)教程.rar

    內(nèi)部資料,硬件描述語(yǔ)言教程,講得很詳細(xì),非常全面.

    標(biāo)簽: veriloghdl 華為 入門(mén)教程

    上傳時(shí)間: 2013-06-23

    上傳用戶:Avoid98

  • 基于DSP與FPGA的兩相混合式步進(jìn)電機(jī)細(xì)分驅(qū)動(dòng)的實(shí)現(xiàn).rar

    在步進(jìn)電機(jī)驅(qū)動(dòng)方式中,效果最好的是細(xì)分驅(qū)動(dòng),當(dāng)今高端的步進(jìn)電機(jī)驅(qū)動(dòng)器基本都采用這種技術(shù)。步進(jìn)電機(jī)的細(xì)分驅(qū)動(dòng)技術(shù)是一門(mén)綜合了數(shù)字化技術(shù)、集成控制技術(shù)和計(jì)算機(jī)技術(shù)的新技術(shù),被廣泛應(yīng)用于工業(yè)、科研、通訊、天文等領(lǐng)域。 本文設(shè)計(jì)了一種基于DSP以及FPGA的兩相混合式步進(jìn)電機(jī)SPWM(正弦脈寬調(diào)制)波細(xì)分驅(qū)動(dòng)系統(tǒng)。在DSP系統(tǒng)中采用TMS320I.F2407A微控制器作為核心控制器件,用軟件產(chǎn)生SPWM波;在FPGA系統(tǒng)中采用FPGA芯片,通過(guò)veriloghdl語(yǔ)言,實(shí)現(xiàn)了SPWM波;在功率驅(qū)動(dòng)級(jí)電路上采用雙極性H橋的驅(qū)動(dòng)方式。最終實(shí)現(xiàn)了對(duì)兩相混合式步進(jìn)電機(jī)SPWM波細(xì)分驅(qū)動(dòng),大大提高了步進(jìn)電機(jī)的運(yùn)轉(zhuǎn)性能。 本文介紹了兩相混合式步進(jìn)電機(jī)的工作原理、控制原理以及細(xì)分驅(qū)動(dòng)的基本原理。通過(guò)對(duì)恒轉(zhuǎn)矩細(xì)分驅(qū)動(dòng)的分析,提出了兩相混合式步進(jìn)電機(jī)SPWM波細(xì)分驅(qū)動(dòng)的方案,并給出了SPWM波產(chǎn)生的數(shù)學(xué)模型。最后,對(duì)步進(jìn)電機(jī)的SPWM波細(xì)分驅(qū)動(dòng)系統(tǒng)進(jìn)行了實(shí)驗(yàn)測(cè)量,給出了實(shí)驗(yàn)結(jié)果。 實(shí)驗(yàn)的結(jié)果表明,設(shè)計(jì)的基于DSP與FPGA的SPWM波細(xì)分驅(qū)動(dòng)系統(tǒng)可以很好地克服電機(jī)低頻振蕩的問(wèn)題,提高電機(jī)在中、低速運(yùn)行的性能。電機(jī)的掃描范圍與理論值基本接近;微步距在誤差允許的范圍內(nèi)也基本可以滿足要求。

    標(biāo)簽: FPGA DSP 步進(jìn)電機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶:WANGLIANPO

  • 采用FPGA的步進(jìn)電機(jī)控制系統(tǒng)研究.rar

    論文以反應(yīng)式步進(jìn)電機(jī)為研究對(duì)象,應(yīng)用了先進(jìn)的FPGA/CPLD技術(shù),設(shè)計(jì)了一種全數(shù)字的步進(jìn)電機(jī)控制系統(tǒng),通過(guò)了仿真、綜合和下載的各個(gè)程序測(cè)試環(huán)節(jié),并在實(shí)驗(yàn)中得到了良好的應(yīng)用。 本論文分析了反應(yīng)式步進(jìn)電機(jī)工作原理以及其具體的控制過(guò)程,然后闡述了FPGA的設(shè)計(jì)原理以及所涉及到的相關(guān)芯片,接著對(duì)所要應(yīng)用的硬件語(yǔ)言veriloghdl方面的知識(shí)進(jìn)行了簡(jiǎn)要地介紹,這些為論文的具體設(shè)計(jì)部分提供了理論基礎(chǔ)。 本系統(tǒng)針對(duì)需要實(shí)現(xiàn)對(duì)步進(jìn)電機(jī)的調(diào)速,設(shè)計(jì)出了一種符合要求的連續(xù)可調(diào)的脈沖信號(hào)發(fā)生器,整個(gè)脈沖信號(hào)發(fā)生器有兩個(gè)大的模塊組成,最后用一個(gè)頂層的模塊將二者連接起來(lái),并且每個(gè)子模塊以及頂層的模塊都通過(guò)了仿真測(cè)試。系統(tǒng)采用了模塊化的設(shè)計(jì)思路,為系統(tǒng)的設(shè)計(jì)和維護(hù)提供了方便,同時(shí)也提高了系統(tǒng)性能的可擴(kuò)展性。系統(tǒng)采用一種軟件硬化的設(shè)計(jì)思路,應(yīng)用了veriloghdl硬件語(yǔ)言,該語(yǔ)言較容易理解。軟件也是采用了目前應(yīng)用比較廣泛的幾種。在最后的實(shí)物實(shí)驗(yàn)中也取得了良好的效果,從而證明了設(shè)計(jì)的正確性。論文針對(duì)veriloghdl硬件語(yǔ)言的應(yīng)用技巧以及實(shí)際編寫(xiě)程序中經(jīng)常遇到的問(wèn)題都做了詳細(xì)的解釋,并提出了幾個(gè)解決問(wèn)題的方法;對(duì)于如何合理的選擇芯片,文章也做了仔細(xì)說(shuō)明。 FPGA+veriloghdl+EDA工具構(gòu)成的數(shù)字系統(tǒng)現(xiàn)場(chǎng)集成技術(shù),是本系統(tǒng)設(shè)計(jì)的核心部分,該門(mén)技術(shù)具有操作靈活、利用廣泛以及價(jià)廉等特點(diǎn)。該門(mén)技術(shù)具有旺盛的生命力和廣闊的前景,必然推動(dòng)著整個(gè)集成電路產(chǎn)業(yè)系統(tǒng)集成的進(jìn)一步發(fā)展。整個(gè)系統(tǒng)設(shè)計(jì)采用了全數(shù)字化的控制方案,使系統(tǒng)更加緊湊、更加合理以及經(jīng)濟(jì)節(jié)約。由于系統(tǒng)的全數(shù)字化,使得整個(gè)系統(tǒng)運(yùn)行變得十分可靠,調(diào)試也極為方便。作為一種先進(jìn)技術(shù)的應(yīng)用,論文在很多方面做了新的嘗試。

    標(biāo)簽: FPGA 步進(jìn)電機(jī)控制 系統(tǒng)研究

    上傳時(shí)間: 2013-05-20

    上傳用戶:zoushuiqi

  • ECC密碼算法的FPGA實(shí)現(xiàn)及優(yōu)化設(shè)計(jì)

      本文主要對(duì)基于FPGA芯片的橢圓曲線密碼算法的實(shí)現(xiàn)及優(yōu)化設(shè)計(jì)進(jìn)行了研究。由于點(diǎn)乘運(yùn)算極大影響了橢圓曲線密碼系統(tǒng)的加/解密速度,本文對(duì)點(diǎn)乘運(yùn)算的FPGA設(shè)計(jì)進(jìn)行了重點(diǎn)優(yōu)化。首先比較分析了三種點(diǎn)乘算法,從運(yùn)算復(fù)雜度的角度確定了蒙哥馬里算法是最利于FPGA芯片實(shí)現(xiàn)的。然后根據(jù)蒙哥馬里算法,用veriloghdl語(yǔ)言實(shí)現(xiàn)了基于FPGA芯片的橢圓域中的基本運(yùn)算(模加、模乘、模平方和模逆)。通過(guò)三種模乘算法在FPGA上的實(shí)現(xiàn),設(shè)計(jì)出一種串并混合的乘法器,達(dá)到了面積與速度的最佳匹配。 本文利用Modelsim對(duì)本課題設(shè)計(jì)的硬件系統(tǒng)進(jìn)行了仿真實(shí)驗(yàn),驗(yàn)證了所設(shè)計(jì)的硬件系統(tǒng)完成了橢圓曲線密碼算法在FPGA上的實(shí)現(xiàn)。最后使用SynplifyPro進(jìn)行綜合及布局布線,綜合報(bào)告文件證明了本課題所設(shè)計(jì)的ECC加密系統(tǒng)達(dá)到了優(yōu)化芯片速度和面積的目的。

    標(biāo)簽: FPGA ECC 密碼算法 優(yōu)化設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:thuyenvinh

  • 基于FPGA的Rake接收機(jī)的研究

    碼分多址(CDMA)通信方式以其特有的抗干擾性、多址能力和多徑分集能力,而成為第三代移動(dòng)通信系統(tǒng)的主要技術(shù)。其中Rake接收技術(shù)是CDMA系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。隨著通信技術(shù)的迅猛發(fā)展,Rake接收技術(shù)以其有效的抗衰落的能力一直是人們研究的熱點(diǎn)。人們不斷的對(duì)傳統(tǒng)的Rake接收機(jī)進(jìn)行改進(jìn),獲得性能更佳的Rake接收機(jī)。FPGA技術(shù)的快速發(fā)展,也很大的改變了傳統(tǒng)的數(shù)字系統(tǒng)設(shè)計(jì)的方法。FPGA以其龐大的規(guī)模、開(kāi)發(fā)過(guò)程投資小、開(kāi)發(fā)周期短、保密性好等優(yōu)點(diǎn),為人們對(duì)Rake接收機(jī)的研究提供了方便。 本文旨在設(shè)計(jì)一種功耗低、硬件實(shí)現(xiàn)相對(duì)簡(jiǎn)單的Rake接收機(jī)結(jié)構(gòu)。首先,本文介紹了Rake接收的相關(guān)理論,對(duì)Rake技術(shù)的抗衰落性能進(jìn)行了分析,然后,對(duì)各種Rake接收機(jī)進(jìn)行了比較,最終提出了一種靈活配置的Rake接收機(jī)的改進(jìn)方案,該方案采用了不同的緩沖器結(jié)構(gòu),能夠更多的節(jié)約硬件資源,整個(gè)接收機(jī)的功耗更低。最后利用veriloghdl語(yǔ)言對(duì)其中的主要模塊進(jìn)行編程設(shè)計(jì),并在Xilinx公司的集成開(kāi)發(fā)工具ISE6.1中進(jìn)行仿真,仿真平臺(tái)為Spartan-3系列中的XC3S1000芯片。仿真結(jié)果表明了所設(shè)計(jì)模塊的正確性。所設(shè)計(jì)模塊具有良好的可移植性,能夠被相關(guān)的系統(tǒng)調(diào)用,本文所做工作有一定的實(shí)際意義。

    標(biāo)簽: FPGA Rake 接收機(jī)

    上傳時(shí)間: 2013-06-21

    上傳用戶:gaorxchina

  • 基于FPGA的頻率特性測(cè)試儀的研制

    頻率特性測(cè)試儀(簡(jiǎn)稱掃頻儀)是一種測(cè)試電路頻率特性的儀器,它廣泛應(yīng)用于無(wú)線電、電視、雷達(dá)及通信等領(lǐng)域,為分析和改善電路的性能提供了便利的手段。而傳統(tǒng)的掃頻儀由多個(gè)模塊構(gòu)成,電路復(fù)雜,體積龐大,而且在高頻測(cè)量中,大量的分立元件易受溫度變化和電磁干擾的影響。為此,本文提出了集成化設(shè)計(jì)的方法,針對(duì)可編程邏輯器件的特點(diǎn),對(duì)硬件實(shí)現(xiàn)方法進(jìn)行了探索。 本文對(duì)三大關(guān)鍵技術(shù)進(jìn)行了深入研究: 第一,由掃頻信號(hào)發(fā)生器的設(shè)計(jì)出發(fā),對(duì)直接數(shù)字頻率合成技術(shù)(DDS)進(jìn)行了系統(tǒng)的理論研究,并改進(jìn)了ROM壓縮方法,在提高壓縮比的同時(shí),改進(jìn)了DDS系統(tǒng)的雜散度,并且利用該方法實(shí)現(xiàn)了幅度和相位可調(diào)制的DDS系統(tǒng)-掃頻信號(hào)發(fā)生器。 第二,為了提高系統(tǒng)時(shí)鐘的工作頻率,對(duì)流水線算法進(jìn)行了深入的研究,并針對(duì)累加器的特點(diǎn),進(jìn)行了一系列的改進(jìn),使系統(tǒng)能在100MHz的頻率下正常工作。 第三,從系統(tǒng)頻率特性測(cè)試的理論出發(fā),研究如何在FPGA中提高多位數(shù)學(xué)運(yùn)算的速度,從而提出了一種實(shí)現(xiàn)多位BCD碼除法運(yùn)算的方法—高速串行BCD碼除法;隨后,又將流水線技術(shù)應(yīng)用于該算法,對(duì)該方法進(jìn)行改進(jìn),完成了基于流水線技術(shù)的BCD碼除法運(yùn)算的設(shè)計(jì),并用此方法實(shí)現(xiàn)了頻率特性的測(cè)試。 在研究以上理論方法的基礎(chǔ)上,以大規(guī)模可編程邏輯器件EP1K100QC208和微處理器89C52為實(shí)現(xiàn)載體,提出了基于單片機(jī)和FPGA體系結(jié)構(gòu)的集成化設(shè)計(jì)方案;以veriloghdl為設(shè)計(jì)語(yǔ)言,實(shí)現(xiàn)了頻率特性測(cè)試儀主要部分的設(shè)計(jì)。該頻率特性測(cè)試儀完成掃頻信號(hào)的輸出和頻率特性的測(cè)試兩大主要任務(wù),而掃頻信號(hào)源和頻率特性測(cè)試這兩大主要模塊可集成在一片可編程邏輯器件中,充分體現(xiàn)了可編程邏輯器件的優(yōu)勢(shì)。 本文首先對(duì)相關(guān)的概念理論進(jìn)行了介紹,包括DDS原理、流水線技術(shù)等,進(jìn)而提出了系統(tǒng)的總體設(shè)計(jì)方案,包括設(shè)計(jì)工具、語(yǔ)言和實(shí)現(xiàn)載體的選擇,而后,簡(jiǎn)要介紹了微處理器電路和外圍電路,最后,較為詳細(xì)地闡述了兩個(gè)主要模塊的設(shè)計(jì),并給出了實(shí)現(xiàn)方式。

    標(biāo)簽: FPGA 頻率特性 測(cè)試 儀的研制

    上傳時(shí)間: 2013-06-08

    上傳用戶:xiangwuy

  • 基于FPGA的8051 IP核的設(shè)計(jì)

    本文探索了自主系統(tǒng)CPU設(shè)計(jì)方法和經(jīng)驗(yàn),同時(shí)對(duì)80C51產(chǎn)品進(jìn)行了必要的改進(jìn)。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相關(guān)EDA軟件平臺(tái)的支持下進(jìn)行基于FPGA的8051芯片的設(shè)計(jì)。在已公開(kāi)的8051源代碼的基礎(chǔ)上,對(duì)其中的程序存儲(chǔ)器、指令存儲(chǔ)器做了較大幅度的修改,增加了定時(shí)器、串行收發(fā)器的軟件編寫(xiě),veriloghdl語(yǔ)句共6000余行(見(jiàn)附錄光盤(pán))。在設(shè)計(jì)中筆者特別的注意了源代碼中組合邏輯循環(huán)的去除,時(shí)序設(shè)計(jì)中合理確定建立時(shí)間和保持時(shí)間,保證了工作頻率的提高(工作頻率由12MHz提高到約30MHz),串行收發(fā)器的下載實(shí)驗(yàn)驗(yàn)證了該模塊頻率的提高。對(duì)設(shè)計(jì)高頻CPU提供了有益的借鑒。本文利用Modelsim進(jìn)行了功能仿真和后仿真,利用Synplify進(jìn)行了綜合,仿真和綜合結(jié)果達(dá)到了設(shè)計(jì)的預(yù)期要求,并為下載和組成系統(tǒng)作了準(zhǔn)備工作(設(shè)計(jì)了外圍電路的PCB板圖)。

    標(biāo)簽: FPGA 8051 IP核

    上傳時(shí)間: 2013-06-28

    上傳用戶:梧桐

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲国产一成人久久精品| 久热国产精品| 欧美一级网站| 欧美色欧美亚洲另类二区| 亚洲福利国产| 国产亚洲欧洲997久久综合| 一区二区三区在线观看欧美 | 久久国产66| 国产精品羞羞答答xxdd| 午夜精品一区二区在线观看| 国产精品一区二区久久精品| 99精品国产福利在线观看免费| 久久免费黄色| 在线观看三级视频欧美| 欧美成人三级在线| 一本色道久久综合亚洲精品小说| 国产九色精品成人porny| 欧美亚洲免费高清在线观看| 久久国产精品一区二区| 日韩一区二区久久| 欧美日韩高清在线| 欧美专区第一页| 欧美精品亚洲一区二区在线播放| 国内外成人免费视频 | 日韩天堂av| 亚洲欧美bt| 欧美日韩亚洲免费| 国产精品自拍小视频| 午夜免费日韩视频| 欧美日韩成人综合天天影院| 亚洲理论在线观看| 黑人一区二区| 欧美日韩专区| 欧美88av| 国产精品免费电影| 国产精品日韩专区| 欧美精品一区二区三区高清aⅴ| 久久精品亚洲乱码伦伦中文 | 久久久精品久久久久| 99精品福利视频| 久久一区二区视频| 欧美日韩ab片| av72成人在线| 亚洲国产精品一区在线观看不卡| 国产精品免费看| 欧美sm极限捆绑bd| 久久久国产一区二区| 久久精品欧美| 久久国产天堂福利天堂| 久久综合亚洲社区| 欧美肥婆bbw| 亚洲国产一二三| 亚洲第一视频网站| 精品不卡视频| 亚洲素人在线| 午夜精品久久久久久| 久色婷婷小香蕉久久| 欧美一区视频| 国产精品第一页第二页第三页| 亚洲第一区色| 久久综合伊人77777麻豆| 蜜桃av一区二区| 久久精品国产99国产精品澳门| 亚洲一区二区三区激情| 欧美高清视频在线观看| 欧美日韩免费网站| 欧美欧美全黄| 一区二区三区在线免费播放| 日韩亚洲成人av在线| 永久免费毛片在线播放不卡| 免费观看成人www动漫视频| 欧美三级小说| 欧美日韩国产一区| 欧美11—12娇小xxxx| 久久大逼视频| 午夜在线精品| 欧美影院午夜播放| 久久福利资源站| 99视频一区二区三区| 91久久久久久久久| 亚洲人成毛片在线播放| 在线精品视频一区二区三四| 在线日韩精品视频| 亚洲福利视频网站| 亚洲国产精品尤物yw在线观看| 国产区精品视频| 亚洲欧美春色| 99国产精品99久久久久久粉嫩| 永久久久久久| 91久久精品国产91性色 | aa级大片欧美三级| 亚洲三级性片| 亚洲手机视频| 欧美一区91| 久久精品国产久精国产一老狼 | 国产精品欧美久久久久无广告| 欧美精品1区2区3区| 欧美成人免费播放| 国产精品成人免费精品自在线观看| 欧美日韩高清不卡| 国产精品一区二区久久精品| 激情久久婷婷| 亚洲国产婷婷香蕉久久久久久99 | 亚洲成在人线av| 日韩亚洲一区二区| 欧美亚洲日本国产| 精品91视频| 国产自产精品| 日韩一级精品| 性久久久久久久| 久久婷婷久久| 欧美巨乳在线观看| 国产麻豆9l精品三级站| 亚洲精品中文字幕在线| 亚洲欧美三级伦理| 欧美sm视频| 国产老肥熟一区二区三区| 国内成人精品视频| 亚洲视频观看| 另类春色校园亚洲| 欧美日韩一区二区三区四区在线观看 | 久久精品视频免费观看| 欧美激情一区二区三区高清视频| 国产精品久久久久久亚洲毛片| 今天的高清视频免费播放成人 | 免费成人黄色av| 国产精品日韩一区二区| 亚洲人成小说网站色在线| 亚洲一区网站| 久久午夜av| 国产精品日韩二区| 999在线观看精品免费不卡网站| 欧美一区中文字幕| 国产精品一香蕉国产线看观看 | 日韩视频一区二区| 久久亚洲欧美| 亚洲国产精彩中文乱码av在线播放| 欧美日韩国内自拍| 亚洲区国产区| 欧美日韩国产黄| 夜夜嗨av一区二区三区四区| 欧美激情无毛| 亚洲精品久久久久| 欧美美女日韩| 日韩视频精品在线观看| 欧美18av| 亚洲精品日韩精品| 欧美日韩国产经典色站一区二区三区| 亚洲福利视频二区| 欧美在线播放| 激情欧美一区二区三区| 久久久国产一区二区| 国产日韩欧美中文在线播放| 欧美亚洲综合另类| 国产一区二区在线观看免费播放| 亚洲欧美中文字幕| 久久美女性网| 国产精品99一区二区| 黑人一区二区三区四区五区| 欧美在线短视频| 麻豆国产精品va在线观看不卡| 国产精品二区影院| 一区二区三区高清在线| 99精品福利视频| 亚洲在线视频观看| 狂野欧美性猛交xxxx巴西| 欧美不卡福利| 国产精品高潮呻吟久久av无限| 一区二区三区中文在线观看 | 国产美女在线精品免费观看| 欧美三区在线观看| 欧美视频日韩视频| 欧美成人国产一区二区| 欧美日韩国产天堂| 国产一区 二区 三区一级| 亚洲免费观看高清完整版在线观看熊 | 欧美高清视频www夜色资源网| 欧美视频日韩视频在线观看| 亚洲福利国产精品| 亚洲综合导航| 国产综合久久久久影院| 亚洲国内高清视频| 亚洲欧美在线观看| 久久亚洲精品中文字幕冲田杏梨 | 亚洲欧洲综合另类在线| 欧美一区二区三区婷婷月色| 亚洲综合视频在线| 国产人成精品一区二区三| 一本一道久久综合狠狠老精东影业 | 久久青草欧美一区二区三区| 欧美大片91| 国产在线乱码一区二区三区| 欧美国产日产韩国视频| 国产在线欧美| 亚洲精品视频免费观看| 久久精视频免费在线久久完整在线看 | 亚洲永久视频| 欧美天堂亚洲电影院在线观看| 狠狠入ady亚洲精品| 亚洲天堂免费观看|