亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

viterbi

  • 基于IEEE80211a的OFDM基帶傳輸系統(tǒng)的研究及其部分模塊的FPGA實現(xiàn)

    IEEE802旗下的無線網(wǎng)絡協(xié)議引領了無線網(wǎng)絡領域的新革命,其不斷提升的速度優(yōu)勢滿足了人們對于高速無線接入的迫切要求,在這其中,OFDM技術所起的作用不可小覷。隨著FPGA、信號處理和通信技術的發(fā)展,OFDM的應用得到了長足的進步。在此情況下,以OFDM技術為核心實現(xiàn)數(shù)據(jù)傳輸?shù)脑蜋C系統(tǒng)顯得應情應景而且必要。 本課題在深入理解OFDM技術的同時,結合相應的EDA工具對系統(tǒng)進行建模并基于IEEE802.11a物理層標準給出了一種OFDM基帶傳輸?shù)南到y(tǒng)實現(xiàn)方案。整個設計采用目前主流的自頂向下的設計方法,由總體設計至詳細設計逐步細化。 在系統(tǒng)功能模塊的FPGA實現(xiàn)過程中,針對XilinxVirtex-Ⅱ芯片對各個模塊進行了詳細設計,通過采用雙端口RAM、流水、乒乓結構等處理實現(xiàn)高速的同步的信道編碼的功能模塊;通過比較符號定時的不同算法,給出了基于MultiplierlessCorrelator的實現(xiàn)結構并給出了仿真波形圖,驗證了采用該算法后符號定時模塊的資源耗費大大降低而功能卻依然和基于乘法器的符號定時模塊相當;通過對viterbi算法進行簡化,給出了(2,1,6)卷積碼的4比特軟判決viterbi解碼器的設計和實現(xiàn)。最后根據(jù)系統(tǒng)所選芯片XC2V3000給出了具有較高配置靈活性的基于SystemACE配置方案的FPGA的硬件原理圖設計和PCB設計。 本文首先以無線局域網(wǎng)和IEEE802無線網(wǎng)絡家族引出OFDM技術發(fā)展、研究價值及OFDM的優(yōu)缺點,接下來從OFDM原理入手,簡要說明了OFDM的基本要素以及目前的研究熱點,之后在介紹完IEEE802.11a物理層標準的同時給出了本原型機系統(tǒng)的總體設計方案,并從硬件語言設計和FPGA硬件原理設計兩方面給出了該系統(tǒng)的詳細設計。 隨著OFDM技術的普及以及未來通信技術對OFDM的青睞,相信本論文的工作對OFDM基帶傳輸系統(tǒng)的原型設計和實現(xiàn)具有一定的參考價值。

    標簽: 80211a 80211 IEEE FPGA

    上傳時間: 2013-07-13

    上傳用戶:遠遠ssad

  • 基于FPGA的CDMA基站基帶系統(tǒng)

    移動通信是目前通信技術中發(fā)展最快的領域之一,CDMA技術憑借其良好的抗噪性、保密性和低功率等優(yōu)勢成為第三代移動通信的關鍵技術。目前大規(guī)模可編程邏輯器件FPGA為CDMA移動通信系統(tǒng)的設計提供了新的技術手段。 本文在深入分析CDMA通信系統(tǒng)的原理和特點的基礎上,提出了CDMA基站基帶系統(tǒng)的總體設計方案,論述了CDMA基站基帶系統(tǒng)前向鏈路和反向鏈路中各個信號處理模塊的工作原理,對CRC編碼模塊、卷積編碼模塊、塊交織器、PN碼生成器、Walsh碼發(fā)生器、基帶成形濾波器、QPSK調制器、PN碼捕獲與跟蹤模塊、viterbi譯碼器等CDMA基站基帶系統(tǒng)的各個模塊進行了基于FPGA的建模和設計,取得了一些有價值的階段性成果。這些對CDMA移動通信系統(tǒng)進行深入探索、研究和設計,具有一定的學術意義和應用價值。

    標簽: FPGA CDMA 基站 基帶系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:daguda

  • 網(wǎng)格編碼調制技術的FPGA實現(xiàn)

    在傳統(tǒng)的數(shù)字傳輸系統(tǒng)中,糾錯編碼與調制是各自獨立設計并實現(xiàn)的,譯碼與解調也是如此。80年代初,Ungerboeck根據(jù)調制解調與糾錯編碼的特點,提出了一種新的思想,稱作網(wǎng)格編碼調制,記為TCM。它是將調制解調與糾錯編碼當成一個整體來設計。它的中心思想是:采用編碼方法將信號空間做最佳分割,使已調信號矢量端點間有最大的距離。這樣就可以在相同發(fā)射功率、相同有效性的條件下提高信息傳輸?shù)目煽啃裕貏e適用于頻帶受限和功率受限信道。它在衛(wèi)星通信和移動通信中的應用又使它成為研究熱點。 本文介紹了TCM編碼調制的基本原理,在此基礎上提出了一種新的TCM編碼的方法;介紹了卷積碼viterbi譯碼的基本原理和步驟,在此基礎上分析了TCM的viterbi譯碼的特點;研究了TCM在高斯白噪聲條件下的誤碼性能及其編碼增益,并在MATLAB上仿真來進行驗證;介紹了數(shù)字邏輯設計的基本方法和流程,在此基礎上介紹了基于FPGA的TCM系統(tǒng)的各個模塊。

    標簽: FPGA 網(wǎng)格編碼 調制技術

    上傳時間: 2013-07-26

    上傳用戶:13913148949

  • 基于FPGA的卷積編碼和維特比譯碼

    在數(shù)字通信中,采用差錯控制技術(糾錯碼)是提高信號傳輸可靠性的有效手段,并發(fā)揮著越來越重要的作用。糾錯碼主要有分組碼和卷積碼兩種。在碼率和編碼器復雜程度相同的情況下,卷積碼的性能優(yōu)于分組碼。 卷積碼的譯碼方法主要有代數(shù)譯碼和概率譯碼。代數(shù)譯碼是基于碼的代數(shù)結構;而概率譯碼不僅基于碼的代數(shù)結構,還利用了信道的統(tǒng)計特性,能充分發(fā)揮卷積碼的特點,使譯碼錯誤概率達到很小。 卷積碼譯碼器的設計是由高性能的復雜譯碼器開始的,對于概率譯碼最初的序列譯碼,隨著譯碼約束長度的增加,其譯碼錯誤概率可達到非常小。后來慢慢地向低性能的簡單譯碼器演化,對不太長的約束長度,維特比(viterbi)算法是非常實用的。維特比算法是一種最大似然的譯碼方法。當編碼約束度不太大(小于等于10)或者誤碼率要求不太高(約10-5)時,viterbi譯碼算法效率很高,速度很快,譯碼器也較簡單。 目前,卷積碼在數(shù)傳系統(tǒng),尤其是在衛(wèi)星通信、移動通信等領域已被廣泛應用。 本論文對卷積碼編碼和viterbi譯碼的設計原理及其FPGA實現(xiàn)方案進行了研究。同時,將交織和解交織技術應用于編碼和解碼的過程中。 首先,簡要介紹了卷積碼的基礎知識和維特比譯碼算法的基本原理,并對硬判決譯碼和軟判決譯碼方法進行了比較。其次,討論了交織和解交織技術及其在糾錯碼中的應用。然后,介紹了FPGA硬件資源和軟件開發(fā)環(huán)境Quartus Ⅱ,包括數(shù)字系統(tǒng)的設計方法和設計規(guī)則。再有,對基于FPGA的維特比譯碼器各個模塊和相應算法實現(xiàn)、優(yōu)化進行了研究。最后,在Quartus Ⅱ平臺上對硬判決譯碼和軟判決譯碼以及有無交織等不同情況進行了仿真,并根據(jù)仿真結果分析了維特比譯碼器的性能。 分析結果表明,系統(tǒng)的誤碼率達到了設計要求,從而驗證了譯碼器設計的可靠性,所設計基于FPGA的并行viterbi譯碼器適用于高速數(shù)據(jù)傳輸?shù)膱龊稀?/p>

    標簽: FPGA 卷積 編碼 譯碼

    上傳時間: 2013-04-24

    上傳用戶:zhenyushaw

  • DVBT系統(tǒng)中內編解碼模塊的軟件仿真

    數(shù)字電視按傳輸方式分為地面、衛(wèi)星和有線三種。其中,DVB-S和DVB-C這兩個全球化的衛(wèi)星和有線傳輸方式標準,目前已作為世界統(tǒng)一標準被大多數(shù)國家所接受。而對于地面數(shù)字電視廣播標準,經(jīng)國際電訊聯(lián)盟(ITU)批準的共有三個,包括歐盟的DVB-T(Digital Video Broadcasting-Terrestrial,數(shù)字視頻地面廣播)標準、美國的ATSC(Advanced Television System Committee,先進電視制式委員會)標準和日本的ISDB-T(Terrestrial Integrated Services DigitalBroadcasting,綜合業(yè)務數(shù)字廣播)標準。綜合比較起來,歐洲的DVB-T標準在技術及應用實踐上都更加成熟。 本論文首先介紹了DVB-T系統(tǒng)的主要結構,針對DVB-T標準中各模塊的實現(xiàn)進行了闡述,并根據(jù)發(fā)射機端各個模塊討論了接收機端相關模塊的算法設計。 隨后,論文給出了基于Microsoft Visual Studio 2005平臺實現(xiàn)的數(shù)字電視基帶信號產(chǎn)生與接收的軟件仿真系統(tǒng)的總體設計流程,重點討論了內編解碼器和內交織/解交織器的算法與實現(xiàn),并在實現(xiàn)的多參數(shù)可選的數(shù)字電視基帶信號產(chǎn)生與接收軟件仿真平臺上,重點分析了內編/解碼模塊在接收端viterbi譯碼算法中采用硬判決、簡化軟判決以及不同調制方式時對DVB-T系統(tǒng)整體性能的影響。 最后,論文討論了內碼譯碼算法的實現(xiàn)改進,使得viterbi譯碼更適合在FPGA上實現(xiàn),同時針對邏輯設計進行優(yōu)化以便節(jié)省硬件資源。論文重點討論了對幸存路徑信息存儲譯碼模塊的改進,比較了此模塊三種不同的實現(xiàn)方式帶來的硬件速率和資源的優(yōu)劣,通過利用4塊RAM對幸存路徑信息的交互讀寫,完成了對傳統(tǒng)回溯算法的改進,實現(xiàn)了加窗回溯的譯碼輸出,同時實現(xiàn)了回溯長度可配置以實現(xiàn)系統(tǒng)不同的性能要求。

    標簽: DVBT 模塊 編解碼

    上傳時間: 2013-08-02

    上傳用戶:遠遠ssad

  • ADSP-BF531在嵌入式語音識別系統(tǒng)中的應用

      設計了一個嵌入式語音識別系統(tǒng),該系統(tǒng)硬件平臺以ADSP-BF531為核心,采用離散隱馬爾可夫模型(DHMM)檢測和識別算法完成了對非特定人的孤立詞語音識別。試驗結果表明,該系統(tǒng)對非特定人短詞匯的綜合識別率在90%以上。該系統(tǒng)具有小型、高速、可靠以及擴展性好等特點;可應用于許多特定場合,有很好的市場前景。文中講述了該系統(tǒng)CODEC、片外RAM、ROM以及CPLD等與DSP的接口設計,語音識別運用的矢量量化、Mel倒譜參數(shù)、viterbi等有關算法及其實際應用效果。

    標簽: ADSP-BF 531 嵌入式 中的應用

    上傳時間: 2013-10-28

    上傳用戶:rolypoly152

  • This packet is a IS-95 baseband simulation for 1 data channel of 9.6 KBps rate. The simulation is wr

    This packet is a IS-95 baseband simulation for 1 data channel of 9.6 KBps rate. The simulation is written for static channel and AWGN noise. The packet include: 1) Packet Builder (viterbi Encoding, Interleaver, PN generation) 2) Modulator (RRC filter) 3) Demodulator (Matched Filter, RAKE receiver) 4) Receiver (HD or SD) (Deinterleaver, viterbi Decoder). You should run "Simulation.m" function that include all modules.

    標簽: simulation baseband channel packet

    上傳時間: 2014-11-09

    上傳用戶:hwl453472107

  • 給出糾錯碼性能測試仿真的一般方法

    給出糾錯碼性能測試仿真的一般方法,重點研究其信道差錯序列的產(chǎn)生,然后利用Matlab實現(xiàn)卷積碼編碼及其viterbi譯碼的性能測試仿真。

    標簽: 糾錯碼 性能測試 仿真

    上傳時間: 2013-12-16

    上傳用戶:凌云御清風

  • 碩士論文

    碩士論文,viterbi譯碼器的低功耗設計,最后附帶源碼,VHDL

    標簽: 碩士 論文

    上傳時間: 2013-12-23

    上傳用戶:shanml

  • 實現(xiàn)(2

    實現(xiàn)(2,1,7)卷積編碼以及相應的viterbi譯碼

    標簽:

    上傳時間: 2015-06-14

    上傳用戶:linlin

主站蜘蛛池模板: 武威市| 当阳市| 定南县| 大荔县| 焉耆| 阳春市| 岳西县| 通辽市| 湘乡市| 富平县| 额尔古纳市| 奉化市| 盖州市| 蒙自县| 青岛市| 清流县| 垦利县| 旺苍县| 德清县| 霍林郭勒市| 常熟市| 宜丰县| 杨浦区| 义乌市| 探索| 永城市| 沂水县| 府谷县| 苏尼特右旗| 无锡市| 麻江县| 吉木乃县| 贡嘎县| 通山县| 宁南县| 雷州市| 安陆市| 丰顺县| 伊通| 莱州市| 吴堡县|