亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

延長(zhǎng)線

  • pyformat.zip包中有兩個文件夾

    pyformat.zip包中有兩個文件夾,pyformat_src文件夾里的為源代碼,pyformat_dist文件夾里的為編譯后的exe可執行程序,另外每個文件夾里都放了一個名為“testfile.txt”的測試文件。 源碼使用方法示例:執行"python pyformat.py testfile.txt"。 可執行程序使用方法示例:執行“pyformat testfile.txt”。 即可把文件名中的不帶調拼音+聲調記號轉化為帶調拼音輸出到stdout。文件名可以有多個。 例如:輸入wo3 shi4 zhong1 guo2 ren2. 輸出為wǒ shì zhōng guó rén. zho1ng、zhon1g、zhong1、zhong12341等均輸出為zhōng。

    標簽: pyformat zip

    上傳時間: 2015-11-26

    上傳用戶:1427796291

  • GBT 16915.4-2003 家用和類似用途固定電氣裝置的開關 第2部分:特殊要求 第3節:延時開關.doc

    GBT 16915.4-2003 家用和類似用途固定電氣裝置的開關 第2部分:特殊要求 第3節:延時開關.doc

    標簽: 16915.4 2003 GBT

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • LED產業長期發展仍看好

    LED產業長期發展仍看好

    標簽: LED

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • 無線供電、充電模塊

    無線供電、充電模塊

    標簽: 無線

    上傳時間: 2013-06-07

    上傳用戶:eeworm

  • 無線供電、充電模塊.pdf

    專輯類-實用電子技術專輯-385冊-3.609G 無線供電、充電模塊.pdf

    標簽: 無線

    上傳時間: 2013-07-18

    上傳用戶:15071087253

  • LED產業長期發展仍看好.pdf

    New-尚未歸類-412冊-8.64G LED產業長期發展仍看好.pdf

    標簽: LED

    上傳時間: 2013-07-03

    上傳用戶:元宵漢堡包

  • 用C51編寫單片機延時函數.rar

    用C51編寫單片機延時函數 ,測試和計算了一些已有的延時函數。

    標簽: C51 編寫 單片機

    上傳時間: 2013-07-02

    上傳用戶:西伯利亞狼

  • 單片機延時計算小程序.rar

    單片機延時計算小工具,非常實用的,希望對單片機開發的學習者有用。

    標簽: 單片機 延時計算 程序

    上傳時間: 2013-05-19

    上傳用戶:

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 能精確計算C語言延時程序中延時時間的小工具

    能精確計算C語言延時程序中延時時間的小工具

    標簽: 計算 C語言 延時程序 延時

    上傳時間: 2013-07-29

    上傳用戶:357739060

主站蜘蛛池模板: 竹溪县| 万安县| 田林县| 仙游县| 桂东县| 石家庄市| 治县。| 曲松县| 客服| 平塘县| 桐城市| 醴陵市| 潼关县| 锦州市| 高淳县| 吉水县| 铜陵市| 海丰县| 山阴县| 舒城县| 肥乡县| 义马市| 沈丘县| 岑巩县| 卢湾区| 盐城市| 紫云| 增城市| 邮箱| 洱源县| 彰化市| 南丰县| 曲沃县| 开鲁县| 济南市| 茌平县| 西充县| 桂林市| 大理市| 扶沟县| 福建省|