1、鏈接存儲方法 鏈接方式存儲的線性表簡稱為鏈表(Linked List)。 鏈表的具體存儲表示為: ① 用一組任意的存儲單元來存放線性表的結點(這組存儲單元既可以是連續的,也可以是不連續的) ② 鏈表中結點的邏輯次序和物理次序不一定相同。為了能正確表示結點間的邏輯關系,在存儲每個結點值的同時,還必須存儲指示其后繼結點的地址(或位置)信息(稱為指針(pointer)或鏈(link)) 注意: 鏈式存儲是最常用的存儲方式之一,它不僅可用來表示線性表,而且可用來表示各種非線性的數據結構。
上傳時間: 2015-10-05
上傳用戶:Avoid98
隨著空間科學任務的增加,需要處理的空間科學數據量激增,要求建立一個高速的空間數據連接網絡.高速復接器作為空間飛行器星上網絡的關鍵設備,其性能對整個空間數據網絡的性能起著重要影響.該文闡述了利用先入先出存儲器FIFO進行異步速率調整,應用VHDL語言和可編程門陣列FPGA技術,對多個信號源數據進行數據打包、信道選通調度和多路復接的方法.設計中,用VHDL語言對高速復接器進行行為級建模,為了驗證這個模型,首先使用軟件進行仿真,通過編寫testbench程序模擬FIFO的動作特點,對程序輸入信號進行仿真,在軟件邏輯仿真取得預期結果后,繼續設計硬件電路,設計出的實際電路實現了將來自兩個不同速率的信源數據(1394總線數據和1553B總線數據)復接成一路符合CCSDS協議的位流業務數據.在實驗調試中對FPGA的輸出數據進行檢驗,同時對設計方法進行驗證.驗證結果完全符合設計目標.應用硬件可編程邏輯芯片FPGA設計高速復接器,大幅度提高了數據的復接速率,可應用于未來的星載高速數據系統中,能夠完成在軌系統的數據復接任務.
上傳時間: 2013-07-17
上傳用戶:wfl_yy
從鍵盤輸入一個字符串,先把它原樣顯示一遍 然后將其中的小寫字母轉換為大寫顯示,再將其中的大寫字母轉換為小寫顯示,最后將其中的大小寫字母互換顯示.顯示字符串的功能調用采用宏,大寫轉換,小寫轉換和大小寫互換寫成子程序. (1). 編寫一個完整的源程序完成題目的要求. (2). 把子程序單獨寫在一個文件中,用源程序包含的方法完成題目要求. (3). 把子程序單獨匯編,用目標文件鏈接的方法完成題目要求. (4). 把子程序加入到一個子程序庫中,用子程序庫調入的方法完成題目要求. 另附有庫連接的資料
上傳時間: 2014-07-06
上傳用戶:jennyzai
從鍵盤輸入一個字符串, 1.先把它原樣顯示一遍 2.將其中的小寫字母轉換為大寫顯示 3.將其中的大寫字母轉換為小寫顯示 4.將其中的大小寫字母互換顯示 要求:顯示字符串的功能調用采用宏,大寫轉換,小寫轉換和大小寫互換寫成子程序. 要求: (1)編寫一個完整的源程序完成題目的要求。 (2)把子程序單獨寫在一個文件中,用源程序包含的方法完成題目要求。 (3)把子程序單獨匯編,用目標文件鏈接的方法完成題目要求。 (4)把子程序加入到一個子程序庫中,用子程序庫調入的方法完成題目要求。
上傳時間: 2014-12-20
上傳用戶:wang5829
主要內容介紹 Allegro 如何載入 Netlist,進而認識新式轉法和舊式轉法有何不同及優缺點的分析,透過本章學習可以對 Allegro 和 Capture 之間的互動關係,同時也能體驗出 Allegro 和 Capture 同步變更屬性等強大功能。Netlist 是連接線路圖和 Allegro Layout 圖檔的橋樑。在這裏所介紹的 Netlist 資料的轉入動作只是針對由 Capture(線路圖部分)產生的 Netlist 轉入 Allegro(Layout部分)1. 在 OrCAD Capture 中設計好線路圖。2. 然後由 OrCAD Capture 產生 Netlist(annotate 是在進行線路圖根據第五步產生的資料進行編改)。 3. 把產生的 Netlist 轉入 Allegro(layout 工作系統)。 4. 在 Allegro 中進行 PCB 的 layout。 5. 把在 Allegro 中產生的 back annotate(Logic)轉出(在實際 layout 時可能對原有的 Netlist 有改動過),並轉入 OrCAD Capture 裏進行回編。
上傳時間: 2022-04-28
上傳用戶:kingwide
VIP專區-嵌入式/單片機編程源碼精選合集系列(62)資源包含以下內容:1. pci8360v jiemianchengxu jimokuai.2. 做以太網時可能有幫助的!其中是些原理圖和使用說明.3. 5000系列DSP實驗常用程序.4. FPGA/CPLD集成開發環境ISE的使用詳解 示例代碼1.5. FPGA/CPLD集成開發環境ISE使用詳解實例-2.6. FPGA/CPLD集成開發環境ISE使用詳解實例-3.7. FPGA/CPLD集成開發環境ISE使用詳解實例-4.8. FPGA/CPLD集成開發環境ISE使用詳解實例-5.9. FPGA/CPLD集成開發環境ISE使用詳解實例-6.10. 最簡單的在C語言中嵌入匯編語言的方法實現匯編與C的銜接.11. 幾種實現電機調速方法的源程序.12. TMS320F2812全套原理圖.13. STR712評估板的電路原理圖.14. STR71x開發板上做AD轉換的代碼.15. EVC實現LCD屏.16. LPC2148 通過 CH375 讀寫U盤的例子.17. 飛利浦ARM芯片LPC2148的PROTEL格式的原理圖.18. 實現基于CPLD的CCD采集系統設計源碼.19. USB2.0 高速OTG控制芯片isp1761的stack.20. STR71系列ARM例子程序源代碼.21. MCU51_CPLD開發板電路圖。在整個200M的開發資料中感覺這副電路圖紙最重要.22. str912芯片的串口燒寫程序源代碼.23. atmel關于SPI方面的PPT中文版本 估計對大家有用.24. URM3751距離測量模板驅動程序,最近到0.5CM,精度0.1CM.25. 通過計算不了1S內下降沿個數,達到測頻目的..26. 紅外程序.27. 很好c語言編寫的pid算法,具有很好的參考價值.28. 用于CPLD的控制.29. 漢字點陣源碼 漢字點陣源碼 漢字點陣源碼.30. 自動報警系統 自動報警系統 自動報警系統.31. usb原理圖可以進行usb仿真應該是很好用的.32. 基于AT91SAM7A3的usb鼠標源代碼。在keil for arm 3.1上運行通過。希望對需要的同行有所幫助。.33. 豆漿機開發相關資料.34. 在VS2005環境中,可以實現藍牙的搜索.35. maxim的AD191的AD采樣控制程序.36. UART nios中文使用說明,使用的是uart的控制的基本指令而不是用的基本輸入輸出命令.37. 1、鏈接存儲方法 鏈接方式存儲的線性表簡稱為鏈表(Linked List)。 鏈表的具體存儲表示為: ① 用一組任意的存儲單元來存放線性表的結點(這組存儲單元既可以是連續的.38. philips i2c turner fi1256.39. I2C協議的小程序.40. 一款朋友自制的USB聲卡.
上傳時間: 2013-06-29
上傳用戶:eeworm
網上圖書管理系統(java)用Web方法開發的管理系統掛接在電子系網站上,登錄后管理人員可對電子系資料室圖書進行查找、借書、還書、入庫、刪除、更新等,而一般用戶只能查找資料
上傳時間: 2013-12-01
上傳用戶:ccclll
用VB實現多種數值插值方法。包括:接格朗日,有序函數,三次樣條,有序表的檢索法,插值多項式等七種插值法。
上傳時間: 2015-04-15
上傳用戶:yimoney
j2me無線學習源碼,一個無線連接的源碼,很有用的哦
上傳時間: 2014-01-22
上傳用戶:cjf0304
Java語言中的本地方法接口(JNI)在使用中要裝載一個動態鏈接庫(DLL),這個DLL即是在Matlab中創建的虛擬實驗室模型轉化為C語言所編譯成的。使用JNI的方法文中會有詳細介紹,其中使用Jbuilder中的JNI會比較簡單。當然,在這個過程中會有Java語言與C語言的轉換問題,常用的數據類型的轉換會制成表格直觀地表示出來。
上傳時間: 2015-06-13
上傳用戶:baitouyu