亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

數(shù)字電機控制

  • 跟我學數字電子技朮

    數字電子技朮

    標簽:

    上傳時間: 2013-10-09

    上傳用戶:1101055045

  • DMB-TH 數字電視前端ST5518 調制解調芯片

    DMB-TH 數字電視前端ST5518 調制解調芯片

    標簽: DMB-TH 5518 ST 芯片

    上傳時間: 2015-12-07

    上傳用戶:hjshhyy

  • DVB MPEG2 system stream 分析, 包含 各個talbe(EIT,PMT,PAT,SDT),以及video,audio. 對於學習數字電視有很大幫助.

    DVB MPEG2 system stream 分析, 包含 各個talbe(EIT,PMT,PAT,SDT),以及video,audio. 對於學習數字電視有很大幫助.

    標簽: system stream MPEG2 audio

    上傳時間: 2014-01-17

    上傳用戶:xlcky

  • VFD-A 內部的參數資料可使用內部 RS-485 串聯通訊介面

    VFD-A 內部的參數資料可使用內部 RS-485 串聯通訊介面,設定及修改並可控制交流電機驅動 器運轉及監測交流電機驅動器的運轉狀態,可提高自動化的能力。

    標簽: VFD-A 485 RS

    上傳時間: 2013-12-24

    上傳用戶:invtnewer

  • 基于DSP的中壓變頻器控制軟件的設計.rar

    本論文針對6kV/400kW三相異步電動機的中壓變頻器試驗裝置,從分析目前中壓變頻器常用的主回路拓撲入手,詳細闡述并分析了本文研究的單元串聯型中壓變頻器控制系統。 本文首先從理論上分析了多單元串聯型中壓變頻器脈寬控制原理。然后,把一種高性能的V/f控制方案引入中壓變頻器控制系統。通過矢量補償定子壓降,進行轉差補償和對電機電流進行限制控制,實現了具有很好的低頻性能并具有防“跳閘”等功能的V/f控制方案。 同時,本文將Siemens公司通用變頻器的時隙、連接紙的概念運用到中壓變頻器控制領域。增加了系統的可變性,自由性和方便性。設計了具有系統組態功能的模塊化軟件,其中著重對控制軟件中的幾個重要功能進行了分析討論。這些重要功能模塊有:控制字和狀態字、順序控制、V/f曲線、給定積分器、基于電壓補償的輸出自動穩壓算法、通訊功能等。 中壓變頻器在實驗室設計為6kV/22kW試驗系統,實際設計為6kV/400kW的變頻系統裝置。本文給出了實驗室調試結果及分析。實驗結果表明,該中壓變頻器能夠安全、穩定地運行。

    標簽: DSP 中壓變頻器 控制軟件

    上傳時間: 2013-04-24

    上傳用戶:mingaili888

  • HT45F23 ADC 功能應用實例

    具備處理外部模擬信號功能是很多電子設備的基本要求。為了將模擬信號轉換為數字信 號,就需要藉助A/D 轉換器。將A/D 功能和MCU 整合在一起,就可減少電路的元件數量和 電路板的空間使用。 HT45F23 微控制器內建6 通道,12 位解析度的A/D 轉換器。在本應用說明中,將介紹如何 使用HT45F23 微控制器的A/D 功能。

    標簽: 45F F23 ADC HT

    上傳時間: 2013-10-27

    上傳用戶:nostopper

  • 8255A控制步進電機匯編程序 步進電機作為執行器件

    8255A控制步進電機匯編程序 步進電機作為執行器件,廣泛用于自動控制系統、印字位置的控制及XY記錄儀的無關控制等各個領域,而步進電機最適宜于用微處理器來控制,此法應用于實驗教學、科研中效果良好。 1、實現全數字化驅動電路 設計思路是采用步進脈沖分配器專用芯片PMM8713和程序計數器8253的方法。圖1是采用可編程計數器8253、8255和PMM8713芯片的全數字控制方式接線圖。在單片機系統中,只連接8253、8255和PMM8713各一個。

    標簽: 8255A 步進電機 控制 器件

    上傳時間: 2016-03-16

    上傳用戶:cmc_68289287

  • i7056控制開關

    i7056控制開關,可以透過電腦控制硬體開關

    標簽: i7056 控制

    上傳時間: 2013-12-28

    上傳用戶:wsf950131

  • IIC接口E2PROM(AT24C64) 讀寫VERILOG 驅動源碼+仿真激勵文件: module

    IIC接口E2PROM(AT24C64) 讀寫VERILOG 驅動源碼+仿真激勵文件:module i2c_dri    #(      parameter   SLAVE_ADDR = 7'b1010000   ,  //EEPROM從機地址      parameter   CLK_FREQ   = 26'd50_000_000, //模塊輸入的時鐘頻率      parameter   I2C_FREQ   = 18'd250_000     //IIC_SCL的時鐘頻率    )   (                                                                input                clk        ,        input                rst_n      ,                                                //i2c interface                          input                i2c_exec   ,  //I2C觸發執行信號    input                bit_ctrl   ,  //字地址位控制(16b/8b)    input                i2c_rh_wl  ,  //I2C讀寫控制信號    input        [15:0]  i2c_addr   ,  //I2C器件內地址    input        [ 7:0]  i2c_data_w ,  //I2C要寫的數據    output  reg  [ 7:0]  i2c_data_r ,  //I2C讀出的數據    output  reg          i2c_done   ,  //I2C一次操作完成    output  reg          i2c_ack    ,  //I2C應答標志 0:應答 1:未應答    output  reg          scl        ,  //I2C的SCL時鐘信號    inout                sda        ,  //I2C的SDA信號                                           //user interface                       output  reg          dri_clk       //驅動I2C操作的驅動時鐘     );//localparam definelocalparam  st_idle     = 8'b0000_0001; //空閑狀態localparam  st_sladdr   = 8'b0000_0010; //發送器件地址(slave address)localparam  st_addr16   = 8'b0000_0100; //發送16位字地址localparam  st_addr8    = 8'b0000_1000; //發送8位字地址localparam  st_data_wr  = 8'b0001_0000; //寫數據(8 bit)localparam  st_addr_rd  = 8'b0010_0000; //發送器件地址讀localparam  st_data_rd  = 8'b0100_0000; //讀數據(8 bit)localparam  st_stop     = 8'b1000_0000; //結束I2C操作//reg definereg            sda_dir   ; //I2C數據(SDA)方向控制reg            sda_out   ; //SDA輸出信號reg            st_done   ; //狀態結束reg            wr_flag   ; //寫標志reg    [ 6:0]  cnt       ; //計數reg    [ 7:0]  cur_state ; //狀態機當前狀態reg    [ 7:0]  next_state; //狀態機下一狀態reg    [15:0]  addr_t    ; //地址reg    [ 7:0]  data_r    ; //讀取的數據reg    [ 7:0]  data_wr_t ; //I2C需寫的數據的臨時寄存reg    [ 9:0]  clk_cnt   ; //分頻時

    標簽: iic 接口 e2prom at24c64 verilog 驅動 仿真

    上傳時間: 2021-11-05

    上傳用戶:

  • FPGA VHDL語言DDS函數信號發生器的設計與實現

    1、              設計任務(1)                   正弦波、三角波、方波、鋸齒波輸出頻率范圍:1KHZ~1MHZ(2)                   具有頻率設置功能,頻率步驟:100HZ;(3)                   輸出信號頻率定度:優于10 ^4(4)                   輸出電壓幅度:在5K負載電阻上的電壓峰——峰值Vopp≧1V;(5)                   失真度:用示波器觀察使無明顯失真。 2、              基本要求:(1)       掌握采用FPGA硬件特性、及軟件開發工具MAXPLUSII的使用。(2)       掌握DDS函數信號發生器的原理,并采用VIIDL語言設計DDS內核單元。(3)       掌握單片機與DDS單無連接框圖原理,推導出頻率控制字、相位控制字的算法。(4)       設計鍵盤輸入電路和程序并調試。掌握鍵盤和顯示(LCD1602)配合使用的方法和技巧。(5)       掌握硬件和軟件聯合調試的方法。(6)       完成系統硬件電路的設計和制作。(7)       完成系統程序的設計。(8)       完成整個系統的設計、調試和制作。(9)       完成課程設計報告。

    標簽: fpga vhdl dds

    上傳時間: 2022-05-30

    上傳用戶:

主站蜘蛛池模板: 佛山市| 宁津县| 岳阳市| 阳曲县| 万全县| 常德市| 于都县| 景洪市| 南昌县| 霍邱县| 泗洪县| 二连浩特市| 大姚县| 开化县| 大宁县| 淮滨县| 佛学| 图木舒克市| 榆林市| 昌邑市| 永昌县| 康保县| 西平县| 车致| 晋州市| 铜陵市| 海丰县| 华蓥市| 大邑县| 江北区| 大名县| 江津市| 林州市| 泰安市| 皮山县| 洛川县| 商都县| 轮台县| 京山县| 随州市| 鄯善县|