亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

硬盤型號

  • 1.檢測CPU的型號 2.檢測記憶體狀態 3.檢測可用硬碟空間 4.檢測CD-ROM

    1.檢測CPU的型號 2.檢測記憶體狀態 3.檢測可用硬碟空間 4.檢測CD-ROM

    標簽: CPU ROM

    上傳時間: 2014-01-14

    上傳用戶:84425894

  • 將IDE硬盤與44B0相接

    將IDE硬盤與44B0相接,接著把此IDE3.C放入KERNEL一起編譯完成後,開啟便能抓到此硬盤

    標簽: 44B0 IDE

    上傳時間: 2014-09-09

    上傳用戶:ruixue198909

  • 三星2410,WinCE5.0下的硬盤IDE驅動.

    三星2410,WinCE5.0下的硬盤IDE驅動.

    標簽: WinCE 2410 5.0 IDE

    上傳時間: 2013-12-22

    上傳用戶:asdkin

  • 三星2410,廣州友善之臂開發板附帶的linux下的硬盤IDE驅動.

    三星2410,廣州友善之臂開發板附帶的linux下的硬盤IDE驅動.

    標簽: linux 2410 IDE 三星

    上傳時間: 2014-11-22

    上傳用戶:jennyzai

  • AT24C01~24C16燒錄器程序,可以通過麼MENU選擇燒錄IC型號

    AT24C01~24C16燒錄器程序,可以通過麼MENU選擇燒錄IC型號

    標簽: 24 MENU AT 01

    上傳時間: 2013-12-22

    上傳用戶:lanwei

  • 系統硬件測試,主板的型號

    系統硬件測試,主板的型號,顯卡類形等硬件信息

    標簽: 系統 硬件 主板

    上傳時間: 2013-12-18

    上傳用戶:wl9454

  • 查看硬體編號

    查看硬體編號,需安裝windows WDK或WDM

    標簽:

    上傳時間: 2016-12-22

    上傳用戶:410805624

  • 硬盤工具id修改硬 盤id 分區工具 盤id 分區工具

    硬盤工具id修改硬 盤id 分區工具 盤id 分區工具

    標簽: 修改

    上傳時間: 2017-09-09

    上傳用戶:lili123

  • 船用導航雷達數字信號處理設計

    當今的船用導航雷達具有數字化、多功能、高性能、多接口、網絡化。同時要求具有高可靠性、高集成度、低成本,信號處理單元的小型化,產品更新周期短。要同時滿足上述需求,高集成度的器件應用是必須的。同時開發周期要短,需求軟件的可移植性要強,并且是模塊化設計,現場可編程門陣列器件(FPGA)已經成為設計首選。 現場可編程門陣列是基于通過可編程互聯連接的可配置邏輯塊(CLB)矩陣的可編程半導體器件。與為特殊設計而定制的專用集成電路(ASIC)相對,FPGA可以針對所需的應用或功能要求進行編程。雖然具有一次性可編程(OTP)FPGA,但是主要是基于SRAM的,其可隨著設計的演化進行重編程。CLB是FPGA內的基本邏輯單元。實際數量和特性會依器件的不同而不同,但是每個CLB都包含一個由4或6個輸入、一些選型電路(多路復用器等)和觸發器組成的可配置開關矩陣。開關矩陣是高度靈活的,可以進行配置以便處理組合邏輯、移位寄存器或RAM。當今的FPGA已經遠遠超出了先前版本的基本性能,并且整合了常用功能(如RAM、時鐘管理和:DSP)的硬(ASIC型)塊。由于具有可編程特性,所以FPGA是眾多市場的理想之選。它高集成度,以及用于設計的強大軟件平臺、IP核、在線升級可滿足需求。 本文介紹了基于FPGA實現船用導航雷達數字信號處理的設計,這是一個具體的、已經完成并進行小批量生產的產品,對指導實踐具有一定意義。

    標簽: 導航雷達 數字信號處理

    上傳時間: 2013-04-24

    上傳用戶:稀世之寶039

  • FPGA那些事兒--TimeQuest靜態時序分析REV7.0

    FPGA那些事兒--TimeQuest靜態時序分析REV7.0,FPGA開發必備技術資料--262頁。前言這是筆者用兩年構思準備一年之久的筆記,其實這也是筆者的另一種挑戰。寫《工具篇I》不像寫《Verilog HDL 那些事兒》系列的筆記一樣,只要針對原理和HDL 內容作出解釋即可,雖然《Verilog HDL 那些事兒》夾雜著許多筆者對Verilog 的獨特見解,不過這些內容都可以透過想象力來彌補。然而《工具篇I》需要一定的基礎才能書寫。兩年前,編輯《時序篇》之際,筆者忽然對TimeQuest 產生興趣,可是筆者當時卻就連時序是什么也不懂,更不明白時序有理想和物理之分,為此筆者先著手理想時序的研究。一年后,雖然已掌握解理想時序,但是筆者始終覺得理想時序和TimeQuest 之間缺少什么,這種感覺就像磁極不會沒有原因就相互吸引著?于是漫長的思考就開始了... 在不知不覺中就寫出《整合篇》。HDL 描述的模塊是軟模型,modelsim 仿真的軟模型是理想時序。換之,軟模型經過綜合器總綜合以后就會成為硬模型,也是俗稱的網表。而TimeQuest 分析的對象就是硬模型的物理時序。理想時序與物理時序雖然與物理時序有顯明的區別,但它們卻有黏糊的關系,就像南極和北極的磁性一樣相互作用著。編輯《工具篇I》的過程不也是一番風順,其中也有擱淺或者靈感耗盡的情況。《工具篇I》給筆者最具挑戰的地方就是如何將抽象的概念,將其簡化并且用語言和圖形表達出來。讀者們可要知道《工具篇I》使用許多不曾出現在常規書的用詞與概念... 但是,不曾出現并不代表它們不復存在,反之如何定義與實例化它們讓筆者興奮到夜夜失眠。《工具篇 I》的書寫方式依然繼承筆者往常的筆記風格,內容排版方面雖然給人次序不一的感覺,不過筆者認為這種次序對學習有最大的幫助。編輯《工具篇I》辛苦歸辛苦,但是筆者卻很熱衷,心情好比小時候研究新玩具一般,一邊好奇一邊疑惑,一邊學習一邊記錄。完成它讓筆者有莫民的愉快感,想必那是筆者久久不失的童心吧!?

    標簽: FPGA TimeQues 靜態時序分析 Verilog HDL

    上傳時間: 2022-05-02

    上傳用戶:qdxqdxqdxqdx

主站蜘蛛池模板: 昌都县| 淮北市| 宁海县| 临湘市| 万荣县| 红原县| 民权县| 陵川县| 黄冈市| 永城市| 渭南市| 汉寿县| 宜兰县| 安顺市| 马公市| 安顺市| 泽普县| 太湖县| 崇州市| 山阴县| 灵宝市| 江北区| 四子王旗| 晋州市| 根河市| 彰武县| 靖州| 三河市| 棋牌| 阿拉善右旗| 舒兰市| 福建省| 关岭| 盈江县| 玉龙| 铁力市| 丁青县| 柳河县| 讷河市| 遂川县| 江川县|