Linux下的voip通信終端軟件,common目綠為多媒體開發包,主要提供內存mbus,md5,hmac,網絡接口方面的函數.rat為主要的函數集.
標簽: common Linux voip mbus
上傳時間: 2015-04-28
上傳用戶:songnanhua
與上一個遠程視頻監控的發送端匹配,此代碼為對應的接收端的程序代碼
標簽: 遠程視頻監控 發送
上傳時間: 2013-12-17
上傳用戶:牧羊人8920
本書以最新的資訊家電、智慧型手機、PDA產品為出發點,廣泛並深入分析相關的嵌入式系統技術。 適合閱讀: 產品主管、系統設計分析人員、欲進入此領域的工程師、大專院校教學. 本書效益: 為開發嵌入式系統產品必備入門聖經 進入嵌入式系統領域的寶典 第三代行動通訊終端設備與內容服務的必備知識.
標簽: PDA 家
上傳時間: 2015-09-03
上傳用戶:阿四AIR
量測可變電阻的類比電壓值,並將10位元的良測結果轉換成ASCII編碼,並輸出到個人電腦上的終端機
標簽:
上傳時間: 2014-01-19
上傳用戶:hzy5825468
Allegro 里面如何在端接匹配的情況下調等長線
標簽: Allegro 端接 等長線
上傳時間: 2013-09-06
上傳用戶:gdgzhym
用貪婪算法尋找交換機的最佳匹配端口,效率比較高,時延抖動也比較小
標簽: 算法 交換機 端口
上傳時間: 2013-12-18
上傳用戶:84425894
上傳時間: 2014-01-12
上傳用戶:rocketrevenge
天線設計測算軟件_Philip天線(單端)設計匹配參數計算專用工具
標簽: Philip 天線設計 天線 單端
上傳時間: 2014-01-02
上傳用戶:sy_jiadeyi
Hyperlynx仿真應用:阻抗匹配.下面以一個電路設計為例,簡單介紹一下PCB仿真軟件在設計中的使用。下面是一個DSP硬件電路部分元件位置關系(原理圖和PCB使用PROTEL99SE設計),其中DRAM作為DSP的擴展Memory(64位寬度,低8bit還經過3245接到FLASH和其它芯片),DRAM時鐘頻率133M。因為頻率較高,設計過程中我們需要考慮DRAM的數據、地址和控制線是否需加串阻。下面,我們以數據線D0仿真為例看是否需要加串阻。模型建立首先需要在元件公司網站下載各器件IBIS模型。然后打開Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗證)新建好的線路仿真文件里可以看到一些虛線勾出的傳輸線、芯片腳、始端串阻和上下拉終端匹配電阻等。下面,我們開始導入主芯片DSP的數據線D0腳模型。左鍵點芯片管腳處的標志,出現未知管腳,然后再按下圖的紅線所示線路選取芯片IBIS模型中的對應管腳。 3http://bbs.elecfans.com/ 電子技術論壇 http://www.elecfans.com 電子發燒友點OK后退到“ASSIGN Models”界面。選管腳為“Output”類型。這樣,一樣管腳的配置就完成了。同樣將DRAM的數據線對應管腳和3245的對應管腳IBIS模型加上(DSP輸出,3245高阻,DRAM輸入)。下面我們開始建立傳輸線模型。左鍵點DSP芯片腳相連的傳輸線,增添傳輸線,然后右鍵編輯屬性。因為我們使用四層板,在表層走線,所以要選用“Microstrip”,然后點“Value”進行屬性編輯。這里,我們要編輯一些PCB的屬性,布線長度、寬度和層間距等,屬性編輯界面如下:再將其它傳輸線也添加上。這就是沒有加阻抗匹配的仿真模型(PCB最遠直線間距1.4inch,對線長為1.7inch)。現在模型就建立好了。仿真及分析下面我們就要為各點加示波器探頭了,按照下圖紅線所示路徑為各測試點增加探頭:為發現更多的信息,我們使用眼圖觀察。因為時鐘是133M,數據單沿采樣,數據翻轉最高頻率為66.7M,對應位寬為7.58ns。所以設置參數如下:之后按照芯片手冊制作眼圖模板。因為我們最關心的是接收端(DRAM)信號,所以模板也按照DRAM芯片HY57V283220手冊的輸入需求設計。芯片手冊中要求輸入高電平VIH高于2.0V,輸入低電平VIL低于0.8V。DRAM芯片的一個NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信號(不長于3ns):按下邊紅線路徑配置眼圖模板:低8位數據線沒有串阻可以滿足設計要求,而其他的56位都是一對一,經過仿真沒有串阻也能通過。于是數據線不加串阻可以滿足設計要求,但有一點需注意,就是寫數據時因為存在回沖,DRAM接收高電平在位中間會回沖到2V。因此會導致電平判決裕量較小,抗干擾能力差一些,如果調試過程中發現寫RAM會出錯,還需要改版加串阻。
標簽: Hyperlynx 仿真 阻抗匹配
上傳時間: 2013-11-05
上傳用戶:dudu121
深度包檢測技術通過對數據包內容的深入掃描和檢測,能夠有效識別出隱藏在數據包有效載荷內的非法數據,但該技術存在功耗非常大的缺點。針對該問題,提出了采用Bloom Filter(布隆過濾器)進行字符串模糊匹配方式,利用Bloom Filter將信息流中大部分正常流量過濾掉,從而減輕了后端的字符串精確匹配的壓力,降低了系統功耗,大大提高了處理速度。
標簽: FPGA 過濾器 字符串 模糊匹配
上傳時間: 2013-11-04
上傳用戶:dazhihui66
蟲蟲下載站版權所有 京ICP備2021023401號-1