亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

速率

  • 速率語音編碼學(xué)習(xí)的一種材料.rar

    提供amr nb的程序和demo,是變速率語音編碼學(xué)習(xí)的一種材料

    標(biāo)簽: 變速 語音 編碼學(xué)

    上傳時(shí)間: 2013-06-14

    上傳用戶:wendy15

  • 基于FPGA的多速率調(diào)制解調(diào)器的實(shí)現(xiàn).rar

    隨著人們對(duì)于高速無線數(shù)據(jù)業(yè)務(wù)的急切需求以及新的無線通信技術(shù)的發(fā)展,頻譜資源匱乏問題日益嚴(yán)重。無線頻譜的緊缺已經(jīng)成為限制無線通信與服務(wù)應(yīng)用持續(xù)發(fā)展的瓶頸。認(rèn)知無線電技術(shù)(Cognitive Radio)改變了傳統(tǒng)的固定頻譜分配方式,它以頻譜利用的高效性為目標(biāo),允許非授權(quán)用戶擇機(jī)利用授權(quán)用戶的頻譜空洞傳輸數(shù)據(jù),以此來解決無線頻譜資源短缺的問題。它是具有自主尋找和使用空閑頻譜資源能力的智能無線電技術(shù)。本文的目標(biāo)是在基于FPGA+DSP的系統(tǒng)硬件平臺(tái)上,以軟件編程的方式實(shí)現(xiàn)認(rèn)知無線電數(shù)據(jù)傳輸?shù)墓δ堋?軟件無線電是實(shí)現(xiàn)認(rèn)知無線電的理想平臺(tái)。本文首先闡述了軟件無線電的基本工作原理及關(guān)鍵技術(shù)途徑,對(duì)多速率信號(hào)處理中的內(nèi)插和抽取、帶通采樣、數(shù)字下變頻、濾波等技術(shù)進(jìn)行了分析與探討,為設(shè)計(jì)多速率調(diào)制解調(diào)系統(tǒng)提供了理論基礎(chǔ)。然后針對(duì)軟件無線電的要求給出了基于FPFA+DSP的系統(tǒng)設(shè)計(jì)硬件框圖,并對(duì)其中的部分硬件(FPGA、AD9857、AD9235)做了簡(jiǎn)要的描述并給出其初始化過程。在理解基本概念和原理的基礎(chǔ)上,詳細(xì)論述了在系統(tǒng)硬件設(shè)計(jì)平臺(tái)上實(shí)現(xiàn)的π/4-DQPSK、8PSK、16QAM調(diào)制解調(diào)技術(shù)。本文給出了調(diào)制解調(diào)系統(tǒng)實(shí)現(xiàn)方案中的各個(gè)功能模塊(差分編、解碼,加同步頭、內(nèi)插和成形濾波,下變頻,系統(tǒng)同步等)具體的設(shè)計(jì)方案和通過硬件編程實(shí)現(xiàn)了板級(jí)的仿真和最后的硬件實(shí)現(xiàn),并對(duì)其中得到的數(shù)據(jù)進(jìn)行分析,進(jìn)一步驗(yàn)證方案的可行性。最后介紹了通信板同頻譜感知板協(xié)同工作原理,依據(jù)頻譜感知板獲取的各個(gè)信道狀況自適應(yīng)的選擇π/4-DQPSK、8PSK、16QAM調(diào)制解調(diào)方式并在FPGA上實(shí)現(xiàn)了其中部分功能。

    標(biāo)簽: FPGA 速率 調(diào)制解調(diào)器

    上傳時(shí)間: 2013-05-30

    上傳用戶:fywz

  • 速率語音聲碼器的研究與實(shí)現(xiàn)

    數(shù)字語音通信是當(dāng)前信息產(chǎn)業(yè)中發(fā)展最快、普及面最廣的業(yè)務(wù)。語音信號(hào)壓縮編碼是數(shù)字語音信號(hào)處理的一個(gè)方面,它和通信領(lǐng)域聯(lián)系最為密切。在現(xiàn)有的語音編碼中,美國聯(lián)邦標(biāo)準(zhǔn)混合激勵(lì)線性預(yù)測(cè)(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的碼率下取得了較好的語音質(zhì)量,具有廣闊的應(yīng)用前景。 FPGA作為一種快速、高效的硬件平臺(tái)在數(shù)字信號(hào)處理和通信領(lǐng)域具有著獨(dú)特的優(yōu)勢(shì)。現(xiàn)代大容量、高速度的FPGA一般都內(nèi)嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模塊。用FPGA來實(shí)現(xiàn)數(shù)字信號(hào)處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構(gòu)成的DSP系統(tǒng)非常易于修改、測(cè)試及硬件升級(jí)。 本論文闡述了一種基于FPGA的混合激勵(lì)線性預(yù)測(cè)聲碼器的研究與設(shè)計(jì)。首先介紹了語音編碼研究的發(fā)展?fàn)顩r以及低速率語音編碼研究的意義,接著在對(duì)MELP算法進(jìn)行深入分析的基礎(chǔ)上,提出了利用DSP Builder在Matlab中建模的思路及實(shí)現(xiàn)過程,最后本文把重點(diǎn)放在MELP聲碼器的編解碼器設(shè)計(jì)上,利用DSP Builder、QuartusⅡ分別設(shè)計(jì)了其中的濾波器、分幀加窗處理、線性預(yù)測(cè)分析等關(guān)鍵模塊。 在Simulink環(huán)境下運(yùn)用SignalCompiler對(duì)編解碼系統(tǒng)進(jìn)行功能仿真,為了便于仿真,系統(tǒng)中沒有設(shè)計(jì)的模塊在Simulink中用數(shù)學(xué)模型代替,仿真結(jié)果表明,合成語音信號(hào)與原始信號(hào)很好的擬合,系統(tǒng)編解碼后語音質(zhì)量基本良好。

    標(biāo)簽: 低速 語音 聲碼器

    上傳時(shí)間: 2013-06-02

    上傳用戶:lili1990

  • G.723.1雙速率語音編解碼算法的DSP實(shí)現(xiàn)

    ·摘要:  在介紹了G.723.1雙速率編解碼算法標(biāo)準(zhǔn),LSI Logicc公司的DSP芯片LSI403LP的特性以及對(duì)G.723.1標(biāo)準(zhǔn)的C源代碼進(jìn)行深入分析的基礎(chǔ)上,對(duì)標(biāo)準(zhǔn)中的雙速率語音編解碼算法進(jìn)行了優(yōu)化,并且在LSI403LP上進(jìn)行了實(shí)現(xiàn),結(jié)果表明可以得到較低的算法時(shí)延和極高的語音音質(zhì).  

    標(biāo)簽: 723.1 DSP 雙速 語音編解碼

    上傳時(shí)間: 2013-05-27

    上傳用戶:qsbbear

  • 基于Melp的低速率語音編解碼算法實(shí)現(xiàn)博士論文

    ·基于Melp的低速率語音編解碼算法實(shí)現(xiàn)博士論文

    標(biāo)簽: Melp 低速 語音編解碼 算法

    上傳時(shí)間: 2013-06-11

    上傳用戶:talenthn

  • 該代碼是雙速率的語音壓縮編碼(G.723.1)的matlab代碼

    ·詳細(xì)說明:該代碼是雙速率的語音壓縮編碼(G.723.1)的matlab代碼。能在matlab6.5以上運(yùn)行-Dual-rate voice compressed encoding(G.723.1) based on MatLab platform. It works on MatLab 6.5 or later versions.

    標(biāo)簽: matlab 723.1 代碼 雙速

    上傳時(shí)間: 2013-06-19

    上傳用戶:121212121212

  • 通信速率可調(diào)的單片機(jī)多機(jī)通信系統(tǒng)研究

    在由單片機(jī)構(gòu)成的多機(jī)應(yīng)用系統(tǒng)中,單片機(jī)串行通信起著重要的作用。在單片機(jī)串行通信系統(tǒng)設(shè)計(jì)時(shí),在不同環(huán)境條件下,單片機(jī)通信速率要求是有所不同的,雙方通信速率的設(shè)定十分重要。研究一種在單片機(jī)通信系統(tǒng)中,在不增加任何外部器件的情況下,利用單片機(jī)內(nèi)部定時(shí)器,實(shí)現(xiàn)通信波特率可在一個(gè)較寬范圍內(nèi)調(diào)節(jié),通過實(shí)驗(yàn)表明,此方法簡(jiǎn)便可行,具有可操作性和實(shí)際意義。

    標(biāo)簽: 通信 單片機(jī) 多機(jī)通信 系統(tǒng)研究

    上傳時(shí)間: 2014-08-20

    上傳用戶:pans0ul

  • 2.4GHz PTR4000無線嵌入式模塊高速率1Mbps、

    產(chǎn)品特性2.4Ghz全球開放ISM頻段,免許可證使用最高工作速率1Mbps,高效GMSK調(diào)制,抗干擾能力強(qiáng),特別適合工業(yè)控制場(chǎng)合125頻道,滿足多點(diǎn)通信和跳頻通信需要內(nèi)置硬件CRC檢錯(cuò)和點(diǎn)對(duì)多點(diǎn)通信地址控制低功耗1.9~3.6V工作Power Down模式下狀態(tài)僅為1uA內(nèi)置2.4Ghz天線,體積小巧約24x24mm不包括天線模塊可軟件設(shè)地址,只有收到本機(jī)地址時(shí)才會(huì)輸出數(shù)據(jù)(提供中斷指示,可直接接各種單片機(jī)使用,軟件編程非常方便內(nèi)置專門穩(wěn)壓電路,使用各種電源包括DC/DC開關(guān)電源均有很好的通信效果標(biāo)準(zhǔn)DIP間距接口便于嵌入式應(yīng)用PTR4000-Quick-DEV快速開發(fā)系統(tǒng),含開發(fā)板、源代碼、原理圖等詳細(xì)資料,即開即用,上手快,縮短您的開發(fā)時(shí)間

    標(biāo)簽: 1Mbps 4000 2.4 GHz

    上傳時(shí)間: 2013-10-12

    上傳用戶:sz_hjbf

  • 一種可變位速率的位同步器的設(shè)計(jì)與仿真

    大部分傳統(tǒng)的位同步器是針對(duì)固定位速率遙測(cè)系統(tǒng)來設(shè)計(jì)的,這不能滿足一些可變位速率遙測(cè)接收機(jī)的需求。因此,提出一種基于FPGA實(shí)現(xiàn)的位同步器的設(shè)計(jì),它能適應(yīng)不同位速率的遙測(cè)系統(tǒng)。同時(shí),對(duì)這種位同步器的實(shí)現(xiàn)進(jìn)行了仿真,驗(yàn)證其正確性和可實(shí)現(xiàn)性。

    標(biāo)簽: 速率 位同步器 仿真

    上傳時(shí)間: 2013-11-01

    上傳用戶:qb1993225

  • 自適應(yīng)多速率AMR技術(shù)剖析

    自適應(yīng)多速率AMR技術(shù)剖析 自適應(yīng)多速率AMR技術(shù)剖析

    標(biāo)簽: AMR 自適應(yīng)多速率

    上傳時(shí)間: 2013-10-22

    上傳用戶:司令部正軍級(jí)

主站蜘蛛池模板: 宿州市| 孙吴县| 城市| 芦溪县| 仁怀市| 灵武市| 云霄县| 台湾省| 葫芦岛市| 青阳县| 灵川县| 阜新市| 义马市| 西平县| 磐石市| 大关县| 弋阳县| 富顺县| 邢台市| 区。| 清涧县| 丽水市| 墨竹工卡县| 乌苏市| 左云县| 扬州市| 保亭| 澄城县| 增城市| 迭部县| 江北区| 诏安县| 会泽县| 筠连县| 湖州市| 城市| 丰原市| 南平市| 芦溪县| 青海省| 红河县|