LAXDK4.1P是多功能數(shù)字處理器,所有功能都通過(guò)雙DSP處理實(shí)現(xiàn)。獨(dú)立處理芯片實(shí)現(xiàn)全功能的參量均衡,精確分頻,輸出限幅。內(nèi)置一個(gè)DSP效果器,包含兩個(gè)獨(dú)立的可編程引擎,分別處理回聲、混響效果,實(shí)現(xiàn)無(wú)窮的效果組合。并且提供精確快速的反饋抑制功能。3路線(xiàn)路輸入、背景音樂(lè)(BGM)功能,并帶有同步視頻切換。音樂(lè)通道配置7段全參量均衡適應(yīng)千變?nèi)f化的應(yīng)用環(huán)境。話(huà)筒通道7段全參量均衡,配合優(yōu)質(zhì)話(huà)放電路帶來(lái)清晰干凈的演唱效果。超低音分頻實(shí)現(xiàn)斜率、濾波器、上下限頻點(diǎn)的全部可調(diào),并配置3段參量均衡使調(diào)試更得心應(yīng)手。獨(dú)立中置輸出通道,輸出話(huà)筒直達(dá)聲,并配置3段參量均衡大大提升演唱人聲的表現(xiàn)能力。
資源簡(jiǎn)介:LAXDK4.1P是多功能數(shù)字處理器,所有功能都通過(guò)雙DSP處理實(shí)現(xiàn)。獨(dú)立處理芯片實(shí)現(xiàn)全功能的參量均衡,精確分頻,輸出限幅。內(nèi)置一個(gè)DSP效果器,包含兩個(gè)獨(dú)立的可編程引擎,分別處理回聲、混響效果,實(shí)現(xiàn)無(wú)窮的效果組合。并且提供精確快速的反饋抑制功能。3路線(xiàn)路...
上傳時(shí)間: 2013-10-26
上傳用戶(hù):herog3
資源簡(jiǎn)介:電子技術(shù)
上傳時(shí)間: 2013-07-21
上傳用戶(hù):eeworm
資源簡(jiǎn)介:本文利用Verilog HDL 語(yǔ)言自頂向下的設(shè)計(jì)方法設(shè)計(jì)多功能數(shù)字鐘,突出了其作為硬件描述語(yǔ)言的良好的可讀性、可移植性和易理解等優(yōu)點(diǎn),并通過(guò)Altera QuartusⅡ 4.1 和ModelSim
上傳時(shí)間: 2013-07-21
上傳用戶(hù):ve3344
資源簡(jiǎn)介:基于FPGA的多功能數(shù)字鐘的設(shè)計(jì)與實(shí)現(xiàn) 內(nèi)附有詳盡的Verilog HDL源碼,其功能主要有:時(shí)間設(shè)置,時(shí)間顯示,跑表,分頻,日期設(shè)置,日期顯示等
上傳時(shí)間: 2013-08-18
上傳用戶(hù):問(wèn)題問(wèn)題
資源簡(jiǎn)介:多功能數(shù)字鐘的VHDL設(shè)計(jì)
上傳時(shí)間: 2013-10-29
上傳用戶(hù):swz13842860183
資源簡(jiǎn)介:為了提高數(shù)字集成電路芯片的驅(qū)動(dòng)能力,采用優(yōu)化比例因子的等比緩沖器鏈方法,通過(guò)Hspice軟件仿真和版圖設(shè)計(jì)測(cè)試,提出了一種基于CSMC 2P2M 0.6 μm CMOS工藝的輸出緩沖電路設(shè)計(jì)方案。本文完成了系統(tǒng)的電原理圖設(shè)計(jì)和版圖設(shè)計(jì),整體電路采用Hspice和CSMC 2P2M ...
上傳時(shí)間: 2013-10-09
上傳用戶(hù):小鵬
資源簡(jiǎn)介:介紹了一種基于TMS320VC5402并應(yīng)用ITU—T的G.728標(biāo)準(zhǔn)進(jìn)行語(yǔ)音編解碼的多功能數(shù)字采訪(fǎng)機(jī),系統(tǒng)采用AT89C51與TMS320VC5402相配合,實(shí)現(xiàn)了音控與鍵控相互補(bǔ)充,語(yǔ)音信息的采集與播放數(shù)字化,可大容量錄放音,操作簡(jiǎn)單,可任意選取錄音段進(jìn)行回放、刪除。
上傳時(shí)間: 2013-11-13
上傳用戶(hù):15736969615
資源簡(jiǎn)介:多功能數(shù)字鐘, 自從它發(fā)明的那天起,就成為人類(lèi)的朋友,但隨著時(shí)間的推移,人們對(duì)它的功能又提出了新的要求,怎樣讓時(shí)鐘更好的為人民服務(wù),怎樣讓我們的老朋友煥發(fā)青春呢?這就要求人們不斷設(shè)計(jì)出新型時(shí)鐘。本方案設(shè)計(jì)的多功能電子鐘除了傳統(tǒng)的顯示時(shí)間功能...
上傳時(shí)間: 2014-12-28
上傳用戶(hù):elinuxzj
資源簡(jiǎn)介:用FPGA設(shè)計(jì)多功能數(shù)字鐘
上傳時(shí)間: 2013-11-16
上傳用戶(hù):1234567890qqq
資源簡(jiǎn)介:由于傳統(tǒng)的有線(xiàn)控制方式的LED控制卡,傳輸距離近,易受外界環(huán)境的制約,因而不能構(gòu)建大規(guī)模的聯(lián)網(wǎng)式LED屏信息發(fā)布系統(tǒng),而GPRS無(wú)線(xiàn)通訊控制方式開(kāi)銷(xiāo)大,不利于小商戶(hù)使用。本文針對(duì)目前大屏幕LED顯示系統(tǒng)存在的問(wèn)題,結(jié)合當(dāng)今先進(jìn)的微控制器產(chǎn)品、控制技術(shù)和...
上傳時(shí)間: 2013-11-16
上傳用戶(hù):風(fēng)為裳的風(fēng)
資源簡(jiǎn)介:用FPGA設(shè)計(jì)多功能數(shù)字鐘
上傳時(shí)間: 2013-10-27
上傳用戶(hù):ommshaggar
資源簡(jiǎn)介:本文利用Verilog HDL 語(yǔ)言自頂向下的設(shè)計(jì)方法設(shè)計(jì)多功能數(shù)字鐘,突出了其作為硬件描述語(yǔ)言的良好的可讀性、可移植性和易理解等優(yōu)點(diǎn),并通過(guò)Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成綜合、仿真。此程序通過(guò)下載到FPGA 芯片后,可應(yīng)用于實(shí)際的數(shù)字鐘顯示中...
上傳時(shí)間: 2013-11-10
上傳用戶(hù):hz07104032
資源簡(jiǎn)介:用verilog編寫(xiě)的多功能數(shù)字鐘
上傳時(shí)間: 2015-02-25
上傳用戶(hù):王者A
資源簡(jiǎn)介:VOD卡拉OK點(diǎn)歌系統(tǒng)源碼
上傳時(shí)間: 2014-11-03
上傳用戶(hù):yiwen213
資源簡(jiǎn)介:此文件是本人設(shè)計(jì)的一個(gè)多功能數(shù)字鐘的詳細(xì)資料,現(xiàn)供大家參考.
上傳時(shí)間: 2013-12-12
上傳用戶(hù):123啊
資源簡(jiǎn)介:這是用單片機(jī)實(shí)現(xiàn)的多功能數(shù)字鐘,通過(guò)8255擴(kuò)展端口,AD0809將模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)進(jìn)行處理,可以比較精確的測(cè)出電壓值.
上傳時(shí)間: 2014-12-20
上傳用戶(hù):gmh1314
資源簡(jiǎn)介:基于51單片機(jī)的多功能數(shù)字鐘。時(shí)間,年月日,多組鬧鐘,議程。且外接24C04的EEPROM后可保存設(shè)置。蜂鳴器由I/O口接三極管放大后驅(qū)動(dòng)。
上傳時(shí)間: 2013-12-29
上傳用戶(hù):dengzb84
資源簡(jiǎn)介:EWB做的多功能數(shù)字鐘 由振蕩器輸出穩(wěn)定的高頻脈沖信號(hào)作為時(shí)間基準(zhǔn),經(jīng)分頻器輸出標(biāo)準(zhǔn)的秒脈沖,秒計(jì)數(shù)器滿(mǎn)60向分計(jì)數(shù)器進(jìn)位,分計(jì)數(shù)器滿(mǎn)60向小時(shí)計(jì)數(shù)器進(jìn)位,小時(shí)計(jì)數(shù)器按“12翻1”規(guī)律計(jì)數(shù),計(jì)數(shù)器經(jīng)譯碼器送到顯示器;計(jì)數(shù)出現(xiàn)誤差可用校時(shí)電路進(jìn)行校時(shí)...
上傳時(shí)間: 2015-08-06
上傳用戶(hù):zhangyi99104144
資源簡(jiǎn)介:單片機(jī)MSC51設(shè)計(jì)的5個(gè)源程序:1、數(shù)據(jù)排序2、多功能數(shù)字鐘設(shè)計(jì)3、P1口循環(huán)亮燈設(shè)計(jì)4、脈沖計(jì)數(shù)器5、8250芯片串口擴(kuò)展。另附程序詳細(xì)介紹。
上傳時(shí)間: 2014-11-10
上傳用戶(hù):xiaodu1124
資源簡(jiǎn)介:多功能數(shù)字鐘電路設(shè)計(jì) 掌握數(shù)字電路系統(tǒng)的設(shè)計(jì)方法、裝調(diào)技術(shù)及數(shù)字鐘的功能擴(kuò)展電路的設(shè)計(jì)
上傳時(shí)間: 2015-08-23
上傳用戶(hù):colinal
資源簡(jiǎn)介:雅馬哈卡拉OK控制系統(tǒng)(YSS915 CONTROL SYSTEM)
上傳時(shí)間: 2015-09-01
上傳用戶(hù):playboys0
資源簡(jiǎn)介:《多功能數(shù)字鐘》,絕對(duì)好用的EDA程序,已經(jīng)通過(guò)測(cè)試
上傳時(shí)間: 2015-10-25
上傳用戶(hù):z754970244
資源簡(jiǎn)介:多功能數(shù)字鐘設(shè)計(jì) 一、設(shè)計(jì)任務(wù): (一)主體功能 用HDL設(shè)計(jì)一個(gè)多功能數(shù)字鐘,包含以下主要功能: 1.計(jì)時(shí)及校時(shí),時(shí)間可以24小時(shí)制或12小時(shí)制顯示 2.日歷:顯示年月日星期,及設(shè)定設(shè)定功能 3.跑表:?jiǎn)?dòng)/停止/保持顯示/清除 4.鬧鐘:設(shè)定鬧鐘時(shí)間,整...
上傳時(shí)間: 2013-12-31
上傳用戶(hù):songrui
資源簡(jiǎn)介:本程序可以實(shí)現(xiàn)多功能數(shù)字鐘,非常實(shí)用,供大家參考
上傳時(shí)間: 2015-11-27
上傳用戶(hù):xzt
資源簡(jiǎn)介:用vhdl語(yǔ)言實(shí)現(xiàn)多功能數(shù)字鐘的設(shè)計(jì) 這是學(xué)習(xí)VHDL語(yǔ)言的經(jīng)典例子
上傳時(shí)間: 2014-12-20
上傳用戶(hù):chongcongying
資源簡(jiǎn)介:基于Verilog HDL設(shè)計(jì)的多功能數(shù)字鐘,有興趣的
上傳時(shí)間: 2013-11-26
上傳用戶(hù):宋桃子
資源簡(jiǎn)介:基于FPGA的多功能數(shù)字鐘Verilog設(shè)計(jì)2007-06-17 21:06基本功能: 1.具有時(shí)、分、秒計(jì)數(shù)顯示功能(6位數(shù)碼管構(gòu)成),以24小時(shí)循環(huán)為計(jì)時(shí)基準(zhǔn)。 2. 具有調(diào)節(jié)小時(shí)、分鐘的功能。 3.具有整點(diǎn)報(bào)時(shí)功能,整點(diǎn)報(bào)時(shí)的同時(shí)數(shù)碼管顯示閃爍提示。
上傳時(shí)間: 2016-03-10
上傳用戶(hù):cc1915
資源簡(jiǎn)介:【設(shè)計(jì)題目】 多功能數(shù)字鐘的設(shè)計(jì) 【設(shè)計(jì)目的】 1掌握數(shù)字系統(tǒng)的分析和設(shè)計(jì)方法 2能夠熟練的、合理的選用集成電路器件 3熟悉EWB軟件的使用。 【設(shè)計(jì)指標(biāo)及要求】 設(shè)計(jì)一個(gè)多功能數(shù)字鐘,以一晝夜24小時(shí)為一個(gè)計(jì)數(shù)周期。準(zhǔn)確計(jì)時(shí),具有“時(shí)”“分”“...
上傳時(shí)間: 2014-12-08
上傳用戶(hù):亞亞娟娟123
資源簡(jiǎn)介:采用Verilog HDL語(yǔ)言編寫(xiě)的多功能數(shù)字鐘,包括四個(gè)功能:時(shí)間顯示與設(shè)置、秒表、鬧鐘、日期顯示與設(shè)置,源代碼對(duì)FPGA和CPLD學(xué)習(xí)者價(jià)值很高,
上傳時(shí)間: 2016-03-21
上傳用戶(hù):270189020
資源簡(jiǎn)介:多功能數(shù)字電子鐘,由于在GSM標(biāo)準(zhǔn)中,中文編碼采用的是Unicode編碼,而不是目前國(guó)內(nèi)常用的GB-2312編碼,故還需要進(jìn)行中文編碼的轉(zhuǎn)換,才能顯示漢字字型
上傳時(shí)間: 2016-05-07
上傳用戶(hù):bruce