數字處理及顯示技術專輯 106冊 913M
系統地分析鎖相環相位噪聲 386頁 5.8M.pdf
資源簡介:專輯類-數字處理及顯示技術專輯-106冊-9138M 系統地分析鎖相環相位噪聲-386頁-5.8M.pdf
上傳時間: 2013-06-21
上傳用戶:qw12
資源簡介:鎖相技術相關專輯 38冊 209M系統地分析鎖相環相位噪聲 386頁 5.8M.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
資源簡介:數字處理及顯示技術專輯 106冊 913M系統地分析鎖相環相位噪聲 386頁 5.8M.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
資源簡介:系統地分析鎖相環相位噪聲
上傳時間: 2013-05-24
上傳用戶:eeworm
資源簡介:系統地分析鎖相環相位噪聲
上傳時間: 2013-04-15
上傳用戶:eeworm
資源簡介:專輯類-數字處理及顯示技術專輯-106冊-9138M 如何調試鎖相環頻率合成器-6頁-0.1M.pdf
上傳時間: 2013-05-19
上傳用戶:sammi
資源簡介:鎖相技術相關專輯 38冊 209M如何調試鎖相環頻率合成器 6頁 0.1M.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
資源簡介:數字處理及顯示技術專輯 106冊 913M如何調試鎖相環頻率合成器 6頁 0.1M.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
資源簡介:為了測量 DVD的Jitter ,需要知道刻錄時鐘。針對 DVD 特殊的數據格式 NRZI,提出一個專用的時鐘恢復系 統 ,用于從讀出的 RF信號中恢復寫時鐘。這個系統采用基于鎖相環的雙環結構。介紹系統結構、各個模塊的構成原理、數 學模型 ,并結合 Simulink 給出仿真結果...
上傳時間: 2015-10-13
上傳用戶:1079836864
資源簡介:鎖相技術相關專輯 38冊 209M由鎖相環LM567構成的校時電路.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
資源簡介:專輯類-單片機專輯-258冊-4.20G MCS-51單片機開發系統與監控分析-160頁-5.8M.pdf
上傳時間: 2013-06-17
上傳用戶:dyctj
資源簡介:單片機專輯 258冊 4.20GMCS-51單片機開發系統與監控分析 160頁 5.8M.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
資源簡介:專輯類-器件數據手冊專輯-120冊-2.15G 現代集成電路實用手冊-計數器-分頻器-鎖存器-驅動器分冊-338頁-5.7M.pdf
上傳時間: 2013-04-24
上傳用戶:kiklkook
資源簡介:專輯類-單片機專輯-258冊-4.20G 時間觸發嵌入式系統設計模式-8051系列微控制器應用-783頁-26.8M.pdf
上傳時間: 2013-04-24
上傳用戶:czl10052678
資源簡介:器件數據手冊專輯 120冊 2.15G計數器,分頻器,鎖存器,驅動器分冊 338頁 5.7M.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
資源簡介:單片機專輯 258冊 4.20G時間觸發嵌入式系統設計模式 8051系列微控制器應用 783頁 26.8M.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
資源簡介:FPGA器件在通信、消費類電子等領域應用越來越廣泛,隨著FPGA規模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環時鐘發生器的體系結構、組成單元及各單元的非理想特性...
上傳時間: 2013-04-24
上傳用戶:變形金剛
資源簡介:小數分頻技術解決了鎖相環頻率合成器中的頻率分辨率和轉換時間的矛盾, 但是卻引入了嚴重的相位噪聲, 傳統的相位補償方法由于對Aö D 等數字器件的要求很高并具有滯后性實現難度較大。$2 調制器對噪聲具有整形的功 能, 因而將多階的$2 調制器用于小數分頻...
上傳時間: 2017-01-04
上傳用戶:498732662
資源簡介:現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越...
上傳時間: 2013-06-10
上傳用戶:yd19890720
資源簡介:在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時...
上傳時間: 2013-07-06
上傳用戶:LouieWu
資源簡介:基于MC145159的PLL頻率合成器設計與實現 介紹了鎖相環路頻率合成器的基本原理,分析了集成鎖相環芯片M C 145159的工作特性,給出了集成鎖相環芯片M C 145159的一個應用實例,為高頻頻率合成器的設計提供了一個較好的思路.測試結果證明了設計的合理性與實用性,系...
上傳時間: 2014-01-17
上傳用戶:蟲蟲蟲蟲蟲蟲
資源簡介:基于LabVIEWFPGA的三相鎖相環設計與實現摘要:針對傳統 FPGA 模式開發的鎖相環在實時人機交互方面的不足,設 計 了 基 于 LabVIEW FPGA 技術的三相鎖相環;方 案 以 sbRIO-9631模塊為硬件平臺,利用 LabVIEW 編程控制 FP...
上傳時間: 2022-02-18
上傳用戶:XuVshu
資源簡介:為得到性能優良、符合實際工程的鎖相環頻率合成器,提出了一種以ADI的仿真工具ADIsimPLL為基礎,運用ADS(Advanced Design System 2009)軟件的快速設計方法。采用此方法設計了頻率輸出為930~960 MHz的頻率合成器。結果表明該頻率合成器的鎖定時間、相位噪聲...
上傳時間: 2013-12-16
上傳用戶:萍水相逢
資源簡介:鎖相環是一種反饋系統,其中電壓控制振蕩器(VCO)和相位比較器相互連接,使得振蕩器可以相對于參考信號維持恒定的相位角度。鎖相環可用來從固定的低頻信號生成穩定的輸出高頻信號等。
上傳時間: 2013-11-22
上傳用戶:waixingren
資源簡介:數字三相鎖相環中含有大量乘法運算和三角函數運算,占用大量的硬件邏輯資源。為此,提出一種數字三相鎖相環的優化實現方案,利用乘法模塊復用和CORDIC算法實現三角函數運算,并用Verilog HDL硬件描述語言對優化前后的算法進行了編碼實現。仿真和實驗結果表明...
上傳時間: 2013-11-15
上傳用戶:yjj631
資源簡介:數字三相鎖相環中含有大量乘法運算和三角函數運算,占用大量的硬件邏輯資源。為此,提出一種數字三相鎖相環的優化實現方案,利用乘法模塊復用和CORDIC算法實現三角函數運算,并用Verilog HDL硬件描述語言對優化前后的算法進行了編碼實現。仿真和實驗結果表明...
上傳時間: 2013-10-22
上傳用戶:emhx1990
資源簡介:技術文章《自采樣比例積分控制全數字鎖相環的性能分析和實現》有一定參考價值
上傳時間: 2015-08-21
上傳用戶:silenthink
資源簡介:用數值計算方法研究三階鎖相環的非線性性能及其改善途徑.建立具有正弦鑒相特性的三階鎖相 環的動態非線性微分方程 ,通過編制數值解程序 ,求出不同條件下的相軌跡和時間響應圖 ,分析了電路參數和初 始條件對三階鎖相環非線性性能的影響 ,并提出改善非線性性...
上傳時間: 2014-01-08
上傳用戶:banyou
資源簡介:FPGA彈弓無線呼叫系統分發射和接收兩大部分。發射部分采用鎖相環式頻率合成器技術
上傳時間: 2016-05-29
上傳用戶:youmo81
資源簡介:該程序描述了二階鎖相環的環路濾波器的設計和線性模型分析
上傳時間: 2013-12-11
上傳用戶:rishian