FPGA實(shí)現(xiàn)接收UART數(shù)據(jù),并將接收的數(shù)據(jù)發(fā)出去
資源簡(jiǎn)介:用fpga設(shè)計(jì)uart的案例,word格式
上傳時(shí)間: 2013-08-15
上傳用戶:zhangxin
資源簡(jiǎn)介:FPGA的uart控制器的verilog源程序,在cyclone II EP2C8Q208上調(diào)試運(yùn)行成功
上傳時(shí)間: 2013-08-15
上傳用戶:qazxsw
資源簡(jiǎn)介:FPGA實(shí)現(xiàn)接收UART數(shù)據(jù),并將接收的數(shù)據(jù)發(fā)出去
上傳時(shí)間: 2015-05-21
上傳用戶:947000692ying
資源簡(jiǎn)介:為了實(shí)現(xiàn)某生產(chǎn)線上MCU的數(shù)據(jù)采集,設(shè)計(jì)了一種基于FPGA和UART的數(shù)據(jù)采集系統(tǒng),并完成系統(tǒng)的軟硬件設(shè)計(jì)。整個(gè)設(shè)計(jì)完全采用硬件邏輯VHDL語(yǔ)言,集成在一枚Altera的cyclone芯片內(nèi),設(shè)計(jì)了單片機(jī)總線與FPGA接口邏輯,數(shù)據(jù)緩存的雙端口RAM、FIFO和UART串行發(fā)送模塊...
上傳時(shí)間: 2013-10-11
上傳用戶:lliuhhui
資源簡(jiǎn)介:一篇介紹基于FPGA的UART電路的設(shè)計(jì)的文章。
上傳時(shí)間: 2013-12-14
上傳用戶:蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)
資源簡(jiǎn)介:基于FPGA的uart控制器,波特率可選,VHDL編程,Quartusii 6.0 平臺(tái),vhdl語(yǔ)言編程
上傳時(shí)間: 2014-11-23
上傳用戶:2525775
資源簡(jiǎn)介:FPGA的uart控制器的verilog源程序,在cyclone II EP2C8Q208上調(diào)試運(yùn)行成功
上傳時(shí)間: 2016-12-09
上傳用戶:songyue1991
資源簡(jiǎn)介:基于FPGA的UART實(shí)現(xiàn) 用VHDL編程
上傳時(shí)間: 2013-12-05
上傳用戶:電子世界
資源簡(jiǎn)介:用fpga設(shè)計(jì)uart的案例,word格式
上傳時(shí)間: 2017-01-06
上傳用戶:cuiyashuo
資源簡(jiǎn)介:FPGA模擬UART,可以接收也可以發(fā)送。
上傳時(shí)間: 2017-03-13
上傳用戶:wpwpwlxwlx
資源簡(jiǎn)介:基于FPGA的 UART 通信,在quartus 7.2編譯通過(guò)。含全部源碼和仿真圖形
上傳時(shí)間: 2013-12-13
上傳用戶:奇奇奔奔
資源簡(jiǎn)介:UART是一種廣泛應(yīng)用于短距離、低速、低成本通信的串行傳輸接口.由于常用UART芯片比較復(fù)雜且移植性差,提出一種采用可編程器件FPGA實(shí)現(xiàn)UART的方法, 實(shí)現(xiàn)了對(duì)UART的模塊化設(shè)計(jì).首先簡(jiǎn)要介紹UART的基本特點(diǎn),然后依據(jù)其系統(tǒng)組成設(shè)計(jì)頂層模塊,再采用有限狀態(tài)機(jī)設(shè)計(jì)...
上傳時(shí)間: 2013-12-01
上傳用戶:zuozuo1215
資源簡(jiǎn)介:基于FPGA的uart源代碼,異步串行通信,vhdl書(shū)寫的。
上傳時(shí)間: 2013-12-24
上傳用戶:康郎
資源簡(jiǎn)介:該文檔為基于FPGA的UART設(shè)計(jì)的Verilog實(shí)現(xiàn)程序的簡(jiǎn)介資料,講解的還不錯(cuò),感興趣的可以下載看看…………………………
上傳時(shí)間: 2021-10-23
上傳用戶:
資源簡(jiǎn)介:該文檔為基于FPGA的UART設(shè)計(jì)的Verilog實(shí)現(xiàn)程序簡(jiǎn)介文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-11-27
上傳用戶:默默
資源簡(jiǎn)介:該文檔為基于FPGA的UART設(shè)計(jì)實(shí)現(xiàn)及其驗(yàn)證方法講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-12-10
上傳用戶:jiabin
資源簡(jiǎn)介:該文檔為基于FPGA的UART設(shè)計(jì)與實(shí)現(xiàn)講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-01-31
上傳用戶:zhaiyawei
資源簡(jiǎn)介:文章介紹了一種在現(xiàn)場(chǎng)可編程門陣列(FPGA)上實(shí)現(xiàn)UART 的方法。UART 的波特率可設(shè)置調(diào)整,工作狀態(tài)可讀取。系統(tǒng)結(jié)構(gòu)進(jìn)行了模塊化分解,使之適應(yīng)自頂向下(Top-Down)的設(shè)計(jì)方
上傳時(shí)間: 2013-04-24
上傳用戶:cjl42111
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)任意波形發(fā)生器的源代碼,另外還包括FPGA實(shí)現(xiàn)UART,從而與MCU實(shí)現(xiàn)串行通信。
上傳時(shí)間: 2013-08-27
上傳用戶:llwap
資源簡(jiǎn)介:UART基本收發(fā), UART基本收發(fā), UART基本收發(fā) UART基本收發(fā)
上傳時(shí)間: 2015-10-04
上傳用戶:CHINA526
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)任意波形發(fā)生器的源代碼,另外還包括FPGA實(shí)現(xiàn)UART,從而與MCU實(shí)現(xiàn)串行通信。
上傳時(shí)間: 2016-01-06
上傳用戶:jkhjkh1982
資源簡(jiǎn)介:學(xué)習(xí)uart設(shè)計(jì),關(guān)于uart的原理,協(xié)議,以及發(fā)送模塊,接收模塊,以及頻率模塊。對(duì)其中的環(huán)節(jié)進(jìn)行簡(jiǎn)易的仿真
上傳時(shí)間: 2015-12-01
上傳用戶:whwclp
資源簡(jiǎn)介:特權(quán)同學(xué) xilinx fpga伴你玩轉(zhuǎn)usb3.0與lvd叢書(shū)電子版PDF 本書(shū)主要使用Xilinx公司的Artix7 FPGA器件(引出自帶的LVDS接口)和Cypress公司的USB 3.0控制器芯片F(xiàn)X3,以及一些常見(jiàn)的DDR3存儲(chǔ)器、UART電路、擴(kuò)展接口等,由淺入深地引領(lǐng)讀者從板級(jí)設(shè)計(jì)、軟件工...
上傳時(shí)間: 2022-06-11
上傳用戶:wangshoupeng199
資源簡(jiǎn)介:通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時(shí)支持短距離和長(zhǎng)距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點(diǎn)是數(shù)據(jù)...
上傳時(shí)間: 2013-08-02
上傳用戶:rocketrevenge
資源簡(jiǎn)介:用FPGA器件實(shí)現(xiàn)UART核心功能的一種方法.doc
上傳時(shí)間: 2013-08-14
上傳用戶:1583060504
資源簡(jiǎn)介:一個(gè)UART的FPGA core,附有詳細(xì)的代碼閱讀筆記
上傳時(shí)間: 2013-08-24
上傳用戶:stella2015
資源簡(jiǎn)介:CDMA數(shù)字基帶收發(fā)系統(tǒng)發(fā)送部分的FPGA設(shè)計(jì)與仿真
上傳時(shí)間: 2013-08-24
上傳用戶:sardinescn
資源簡(jiǎn)介:基于FPGA的串行通信UART控制器,采用VHDL語(yǔ)言編寫,包含多個(gè)子模塊。\r\n在ISE或FPGA的其它開(kāi)發(fā)環(huán)境下新建一個(gè)工程,然后將文檔中的各個(gè)模塊程序添加進(jìn)去,即可運(yùn)行仿真。源程序已經(jīng)過(guò)本人的仿真驗(yàn)證。
上傳時(shí)間: 2013-09-03
上傳用戶:xieguodong1234
資源簡(jiǎn)介:M_UART 介紹了通用異步收發(fā)器(UART)的原理,并以可編程邏輯器件FPGA為核心控制部件,基于超高速硬件描述語(yǔ)言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程完成UART的設(shè)計(jì)。經(jīng)測(cè)試,該設(shè)計(jì)完全達(dá)到了設(shè)計(jì)要求。
上傳時(shí)間: 2014-06-06
上傳用戶:ve3344
資源簡(jiǎn)介:本論文在詳細(xì)研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國(guó)外芯片設(shè)計(jì)的基礎(chǔ)上,結(jié)合目前新興的EDA技術(shù)和大規(guī)模可編程技術(shù),提出了一種全新的基于FPGA的1553B總線接口芯片的設(shè)計(jì)方法。 從專用芯片實(shí)現(xiàn)的具體功能出發(fā),結(jié)合自頂向下的設(shè)計(jì)思想,給出了總線接口的總...
上傳時(shí)間: 2013-06-04
上傳用戶:ayfeixiao