本文以Turbo碼譯碼器的FPGA實(shí)現(xiàn)為目標(biāo),對Turbo碼的迭代譯碼算法及用硬件語言實(shí)現(xiàn)其譯碼算法進(jìn)行了深入研究。 本文首先在理論上對Turbo碼的編譯碼原理進(jìn)行了深入的研究,并用C語言對其MAP譯碼算法進(jìn)行了驗(yàn)證仿真,接著就Turbo碼MAP算法的衍生算法即LOG_MAP和MAX_LOG_MAP算法用C程序做了仿真和測試。隨后本文就一些對MAP譯碼性能起著重要影響的參數(shù)也用C程序做了仿真對比。 最后,考慮到硬件實(shí)現(xiàn)的簡化,MAX-Log-MAP算法成為了本文的硬件實(shí)現(xiàn)方案。本文采用了模塊化設(shè)計,在對各個模塊進(jìn)行設(shè)計的基礎(chǔ)上提出了一些改進(jìn)的方案,對Turbo碼編碼器設(shè)計中的同步問題進(jìn)行了改進(jìn),對分塊并行Turbo碼譯碼算法的硬件實(shí)現(xiàn)進(jìn)行了研究。在設(shè)計中綜合運(yùn)用了“自頂向下”和“自下而上”的設(shè)計方去,通過功能模塊分割,合理設(shè)置系統(tǒng)參數(shù),并通過模塊之間的參數(shù)傳遞,使Turbo碼編譯碼器具有較好的靈活性。