亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現(xiàn)在的位置是:蟲蟲下載站 > 資源下載 > 學術(shù)論文 > 視頻采集與傳輸FPGA實現(xiàn)技術(shù)的研究

視頻采集與傳輸FPGA實現(xiàn)技術(shù)的研究

資 源 簡 介

FPGA 技術(shù)是圖像處理領(lǐng)域的一個重要的研究課題,近年來倍受人們的關(guān)注。本文研究了視頻信號的采集、顯示以及通過網(wǎng)絡(luò)進行傳輸?shù)姆椒ā2⑻岢隽艘惶谆贔PGA 的實現(xiàn)方案。 系統(tǒng)可以分為采集控制模塊、顯示控制模塊和網(wǎng)絡(luò)傳輸控制模塊3 部分。視頻信號的采集用到了視頻處理芯片SAA7113,通過FPGA 對其初始化,可以得到經(jīng)過A/D 轉(zhuǎn)換的YUV 格式視頻信號,利用采集控制模塊可以將這些視頻信號保存到SRAM 中去。顯示控制模塊讀出SRAM 中的視頻信號,進行YUV 格式到RGB 格式的轉(zhuǎn)換以及幀頻變換等操作,再利用VGA 顯示芯片THS8134 就可以將采集到的視頻信號在LCD 上顯示出來。基于IEEE802.3 協(xié)議的網(wǎng)絡(luò)傳輸控制模塊將YUV 格式的視頻信號進行添加報頭、CRC 校驗碼等操作后,將其變成一個MAC 幀,可以在以太網(wǎng)絡(luò)中傳輸。 設(shè)計選用硬件描述語言Verilog HDL,在開發(fā)工具QuartusII 中完成軟核的綜合、布局布線、匯編,并最終在QuartusII 和Active-HDL 中進行時序仿真驗證。 對設(shè)計的驗證采取的是由里及外的方式,先對系統(tǒng)主模塊的功能進行驗證,再模擬外部器件對設(shè)計的接口進行驗證。驗證流程是功能仿真、時序仿真、板級調(diào)試,最終通過了系統(tǒng)測試,驗證了該設(shè)計的功能。

相 關(guān) 資 源

主站蜘蛛池模板: 泾源县| 合肥市| 大余县| 乌鲁木齐县| 苍山县| 禄劝| 阳信县| 黔西县| 蚌埠市| 简阳市| 德阳市| 凤山县| 五常市| 梁河县| 普格县| 深圳市| 轮台县| 开远市| 楚雄市| 前郭尔| 佛学| 若羌县| 象州县| 凉山| 新和县| 罗山县| 西充县| 广丰县| 临潭县| 澄城县| 娄底市| 绥滨县| 晋中市| 新晃| SHOW| 涞水县| 明光市| 辽阳市| 大石桥市| 礼泉县| 盐源县|