高精度的信號(hào)源是各種測(cè)試和實(shí)驗(yàn)過(guò)程中不可缺少的工具,在通信、雷達(dá)、測(cè)量、控制、教學(xué)等領(lǐng)域應(yīng)用十分廣泛。傳統(tǒng)的頻率合成方法設(shè)計(jì)的信號(hào)源在功能、精度、成本等方面均存在缺陷和不足,不能滿足電子技術(shù)的發(fā)展要求,直接數(shù)字合成(Direct Digital Synthesis)DDS技術(shù)可以提供高性能、高頻高精度的信號(hào)源,方便地獲得分辨率高且相位連續(xù)的信號(hào),基于FPGA的DDS技術(shù)提供了升級(jí)方便并且成本低廉的解決方案。 本文對(duì)DDS的基本原理和輸出頻譜特性進(jìn)行理論分析,總結(jié)出雜散分布規(guī)律。同時(shí)以DDS的頻譜分析為基礎(chǔ),給出了幾種改善雜散的方法。本文結(jié)合相關(guān)文獻(xiàn)資料采用傅立葉變換的方法對(duì)相位截?cái)鄷r(shí)DDS雜散信號(hào)的頻譜特性進(jìn)行了研究,得到了雜散分布的規(guī)律性結(jié)論,并應(yīng)用在程序設(shè)計(jì)程中;DDS技術(shù)的實(shí)現(xiàn)依賴于高速、高性能的數(shù)字器件,本文將FPGA器件和DDS技術(shù)相結(jié)合,確定了FPGA器件的整體設(shè)計(jì)方案,詳細(xì)說(shuō)明了各個(gè)模塊的功能和設(shè)計(jì)方法,并對(duì)其關(guān)鍵部分進(jìn)行了優(yōu)化設(shè)計(jì),從而實(shí)現(xiàn)了波形發(fā)生器數(shù)字電路部分的功能。軟件部分采用模塊設(shè)計(jì)方法,十分方便調(diào)試。為了得到滿足設(shè)計(jì)要求的模擬波形,本文還設(shè)計(jì)了幅度調(diào)節(jié)、D/A轉(zhuǎn)換和低通濾波等外圍硬件電路。 實(shí)驗(yàn)結(jié)果表明,本文設(shè)計(jì)的基于DDS技術(shù)的多波形信號(hào)源基本能夠滿足普通學(xué)生實(shí)驗(yàn)室的要求。
資源簡(jiǎn)介:FPGA實(shí)現(xiàn)的直接數(shù)字頻率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片F(xiàn)LEX10系列器件完成了一個(gè)DDS系統(tǒng)的設(shè)計(jì)。
上傳時(shí)間: 2013-08-06
上傳用戶:wangzhen1990
資源簡(jiǎn)介:FPGA實(shí)現(xiàn)的直接數(shù)字頻率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片F(xiàn)LEX10系列器件完成了一個(gè)DDS系統(tǒng)的設(shè)計(jì)。
上傳時(shí)間: 2013-12-30
上傳用戶:thuyenvinh
資源簡(jiǎn)介:基于FPGA的直接數(shù)字頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).
上傳時(shí)間: 2013-08-21
上傳用戶:hphh
資源簡(jiǎn)介:高精度的信號(hào)源是各種測(cè)試和實(shí)驗(yàn)過(guò)程中不可缺少的工具,在通信、雷達(dá)、測(cè)量、控制、教學(xué)等領(lǐng)域應(yīng)用十分廣泛。傳統(tǒng)的頻率合成方法設(shè)計(jì)的信號(hào)源在功能、精度、成本等方面均存在缺陷和不足,不能滿足電子技術(shù)的發(fā)展要求,直接數(shù)字合成(Direct Digital Synthesis...
上傳時(shí)間: 2013-06-11
上傳用戶:woshiayin
資源簡(jiǎn)介:基于FPGA的直接數(shù)字頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).
上傳時(shí)間: 2013-12-15
上傳用戶:jyycc
資源簡(jiǎn)介:該文檔為基于FPGA的直接數(shù)字頻率合成器的設(shè)計(jì)和實(shí)現(xiàn)概述文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-01-07
上傳用戶:kent
資源簡(jiǎn)介:用VHDL語(yǔ)言實(shí)現(xiàn)DDS直接數(shù)字頻率合成器的設(shè)計(jì),采用正弦RAM表,可實(shí)現(xiàn)頻率可控的正弦數(shù)字信號(hào),編譯、仿真通過(guò)。
上傳時(shí)間: 2014-01-04
上傳用戶:蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)
資源簡(jiǎn)介:基于DSP的直接數(shù)字頻率合成器的研究和實(shí)現(xiàn).
上傳時(shí)間: 2016-05-26
上傳用戶:zhoujunzhen
資源簡(jiǎn)介:基于FPGA的直接數(shù)字頻率合成器(DDS)設(shè)計(jì) (源程序)
上傳時(shí)間: 2014-07-21
上傳用戶:ainimao
資源簡(jiǎn)介:基于SOPC技術(shù)的直接數(shù)字頻率合成器設(shè)計(jì)
上傳時(shí)間: 2014-01-22
上傳用戶:lizhizheng88
資源簡(jiǎn)介:比較先進(jìn)的直接數(shù)字頻率合成器的設(shè)計(jì)。可用于頻率的合成。
上傳時(shí)間: 2017-08-17
上傳用戶:gaome
資源簡(jiǎn)介:此為使用DDS直接數(shù)字頻率合成器之設(shè)計(jì)報(bào)告,作者相當(dāng)?shù)脑敿?xì)介紹DDS之原理以及使用Altera之FPGA做設(shè)計(jì),供使用者參考.
上傳時(shí)間: 2016-12-17
上傳用戶:源碼3
資源簡(jiǎn)介:本文介紹了直接數(shù)字頻率合成器(DDS)的工作原理及基本結(jié)構(gòu),在此基礎(chǔ)上推導(dǎo)了它的理想頻譜,分析了DDS雜散的來(lái)源及抑制雜散的常用方法;重點(diǎn)研究了DDS中累加器和波形存儲(chǔ)表的設(shè)計(jì)。針對(duì)DDS輸入數(shù)據(jù)刷新率低的特點(diǎn),雙層累加...
上傳時(shí)間: 2013-06-03
上傳用戶:SimonQQ
資源簡(jiǎn)介:直接數(shù)字式頻率合成器(DDS)—DDS同DSP(數(shù)字信號(hào)處理)一樣,也是一項(xiàng)關(guān)鍵的數(shù)字化技術(shù)。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時(shí)間等優(yōu)點(diǎn)。
上傳時(shí)間: 2013-10-21
上傳用戶:ccclll
資源簡(jiǎn)介:三相直接數(shù)字頻率合成器dds的VHDL源碼,希望對(duì)大家有幫助
上傳時(shí)間: 2014-08-01
上傳用戶:ouyangtongze
資源簡(jiǎn)介:介紹了直接數(shù)字頻率合成器DDS(Direct Digital Synthesizer)的組成、工作原理及性能
上傳時(shí)間: 2013-12-20
上傳用戶:杜瑩12345
資源簡(jiǎn)介:摘 要 文章介紹了直接數(shù)字頻率合成器(DDS)的組成及工作原理,描述了DDS芯片 AD9852的功能特性,同時(shí)給出了AD9852在本地同步時(shí)鐘中的應(yīng)用。 關(guān)鍵詞 DDS AD9852 同步時(shí)鐘
上傳時(shí)間: 2015-11-30
上傳用戶:xc216
資源簡(jiǎn)介:摘 要:AD9852是美國(guó)AD公司生產(chǎn)的新型直接數(shù)字頻率合成器(DDS),是一種使用方便靈活、功能較強(qiáng)的芯片。這種商用集成芯片可用于本振合成回路,高精度時(shí)鐘發(fā)生器等。介紹了AD9852的工作原理、功能及其在本機(jī)振蕩器中的應(yīng)用。
上傳時(shí)間: 2015-11-30
上傳用戶:qiaoyue
資源簡(jiǎn)介:摘要:AD9852是美國(guó)ANALOGDEVICES公司生產(chǎn)的新型直接數(shù)字頻率合成器(DDS),具有頻率轉(zhuǎn)換速度快(小于lt~s)、頻譜純度高、工作溫度范圍寬(一25℃~+85℃)、集成度高等特點(diǎn),是一種使用方便靈活、功能較強(qiáng)的芯片。AD9852由帶有48位相位累加的數(shù)控振蕩器、可墑程...
上傳時(shí)間: 2015-11-30
上傳用戶:kiklkook
資源簡(jiǎn)介:此程序?yàn)锳D9850(DDS)直接數(shù)字頻率合成器C語(yǔ)言源碼。用125M的有源晶振,頻率無(wú)失真輸出可達(dá)到40M。該程序包括FYD12864LCD顯示程序加4X4矩陣鍵盤(pán)掃描,可步進(jìn)1M,1K,和任意頻率輸入。及相位設(shè)置。
上傳時(shí)間: 2015-12-13
上傳用戶:Breathe0125
資源簡(jiǎn)介:DDs直接數(shù)字頻率合成器的源代碼,其中包括采用IP核和普通兩種方式
上傳時(shí)間: 2013-12-11
上傳用戶:sdq_123
資源簡(jiǎn)介:脈沖發(fā)生測(cè)試.此程序?yàn)锳D9850(DDS)直接數(shù)字頻率合成器C語(yǔ)言源碼。用125M的有源晶振,頻率無(wú)失真輸出可達(dá)到40M。
上傳時(shí)間: 2014-01-14
上傳用戶:heart520beat
資源簡(jiǎn)介:本章介紹了兩個(gè)EDA技術(shù)的綜合應(yīng)用設(shè)計(jì)實(shí)例:數(shù)字鬧鐘和直接數(shù)字頻率合成器DDS。
上傳時(shí)間: 2014-12-03
上傳用戶:c12228
資源簡(jiǎn)介:基于FPGA 的直接數(shù)字頻率合成信號(hào)發(fā)生器(DDS)設(shè)計(jì)
上傳時(shí)間: 2017-09-14
上傳用戶:拔絲土豆
資源簡(jiǎn)介:直接數(shù)字頻率合成器,基于vhdl語(yǔ)言,在qartus II上實(shí)現(xiàn),下載調(diào)試成功
上傳時(shí)間: 2016-06-20
上傳用戶:金宜
資源簡(jiǎn)介:直接數(shù)字頻率合成器中相位累加雜散,幅度量化雜散及DAC非線性雜散的功率譜密度曲線頻譜圖
上傳時(shí)間: 2014-08-09
上傳用戶:star_in_rain
資源簡(jiǎn)介:《DDS原理簡(jiǎn)介(中文)》DDS即直接數(shù)字頻率合成器,原理及系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)
上傳時(shí)間: 2017-01-04
上傳用戶:hustfanenze
資源簡(jiǎn)介:以CPLD器件EPM7128SLC84-15為核心實(shí)現(xiàn)的簡(jiǎn)易數(shù)字頻率計(jì),采用在一定時(shí)間內(nèi)對(duì)數(shù)字脈沖計(jì)數(shù)的方法,可直接測(cè)量TTL電平的數(shù)字脈沖信號(hào)的頻率、周期和脈寬。其他一些信號(hào)可經(jīng)過(guò)信號(hào)預(yù)處理電路變換后測(cè)量。 量程:1Hz~999999Hz 輸入信號(hào):(1)TTL電平數(shù)字脈沖...
上傳時(shí)間: 2013-12-15
上傳用戶:wuyuying
資源簡(jiǎn)介:直接數(shù)字頻率合成器dds資料
上傳時(shí)間: 2015-02-23
上傳用戶:zsjzc
資源簡(jiǎn)介:基于BCDE的直接數(shù)字式頻率合成器設(shè)置方式
上傳時(shí)間: 2015-11-05
上傳用戶:電子世界