焊有元件的印制電路板在線測試是印制電路板生產(chǎn)過程中的一個重要環(huán)節(jié),關(guān)系著整個電子產(chǎn)品的質(zhì)量。本文在深入研究國內(nèi)外印制電路板自動測試技術(shù)的基礎(chǔ)上,結(jié)合當前先進的電子技術(shù),設(shè)計出一套高性能,低價位,小體積,便于攜帶和操作的印制電路板在線測試儀。 本文設(shè)計的在線測試儀系統(tǒng)包括控制器電路、信號發(fā)生電路、信號采集電路、元件測試電路、USB通信電路和開關(guān)矩陣電路等,其中控制器電路是以FPGA可編程控制芯片為核心,負責控制下位機其它所有電路的正常工作,并實現(xiàn)與上位機間的通信。 針對模擬元件的測試,本文首先探討了對印制電路板上模擬元件測試時的隔離原理,繼而詳細闡述了電阻、電容(電感)、二極管、三極管、運算放大器等的測試方法,并分別設(shè)計了硬件測試電路。因為測試時需向被測元件施加測試激勵信號,本文設(shè)計并完成了一信號發(fā)生電路,可輸出幅值可調(diào)的直流恒壓源信號和直流恒流源信號、幅值和頻率都可調(diào)的交流信號。 針對數(shù)字器件的測試,本文將數(shù)字器件分為兩種,一種為具有邊界掃描功能單元的器件,另一類為非邊界掃描器件,并分別對兩種類型的數(shù)字器件的測試原理和方法進行了詳細的描述,在文中給出了相關(guān)的硬件測試電路圖。 本設(shè)計中,所有測試激勵信號經(jīng)測試電路后輸出的測試結(jié)果都是直流電壓信號,所以本文設(shè)計了一通用信號采集電路來完成對測試結(jié)果的取樣。本文還設(shè)計了開關(guān)矩陣電路,用于將被測印制電路板上的元件接入到測試電路中。對通信電路的設(shè)計,本文采用USB通信方式與上位機進行有效的數(shù)據(jù)交換,并通過USB接口芯片完成了硬件電路的設(shè)計。 在軟件方面,本文采用NiosⅡ C語言完成所有軟件設(shè)計,以協(xié)助硬件部分來完成對印制電路板的測試工作。 本文已完成各部分電路試驗及系統(tǒng)聯(lián)調(diào),試驗證明設(shè)計達到了項目預定要求。
資源簡介:焊有元件的印制電路板在線測試是印制電路板生產(chǎn)過程中的一個重要環(huán)節(jié),關(guān)系著整個電子產(chǎn)品的質(zhì)量。本文在深入研究國內(nèi)外印制電路板自動測試技術(shù)的基礎(chǔ)上,結(jié)合當前先進的電子技術(shù),設(shè)計出一套高性能,低價位,小體積,便于攜帶和操作的印制電路板在線測試儀。...
上傳時間: 2013-08-02
上傳用戶:fywz
資源簡介:基于FPGA的三相正弦信號發(fā)生器設(shè)計.rar
上傳時間: 2013-06-15
上傳用戶:zq70996813
資源簡介:基于FPGA的誤碼率測試儀設(shè)計基于FPGA的誤碼率測試儀設(shè)計
上傳時間: 2013-08-02
上傳用戶:1159797854
資源簡介:波前處理機是自適應光學系統(tǒng)中實時信號處理和運算的核心,隨著自適應光學系統(tǒng)得發(fā)展,波前傳感器的采樣頻率越來越高,這就要求波前處理機必須有更強的數(shù)據(jù)處理能力以保證系統(tǒng)的實時性。在整個波前處理機的工作流程中,對CCD傳來的實時圖像數(shù)據(jù)進行實時處理是...
上傳時間: 2013-05-30
上傳用戶:fxf126@126.com
資源簡介:隨著圖像處理和模式識別技術(shù)的進步,基于生物特征的識別技術(shù)成為蓬勃發(fā)展的高技術(shù)之一,根據(jù)IBG(InternationalBiometricGroup)組織對生物特征市場的統(tǒng)計和預測,該領(lǐng)域的收入的年增長率30-50%,到2008年,全球總收入將達到46.39億美元。而基于指紋特征的識別...
上傳時間: 2013-06-07
上傳用戶:kikye
資源簡介:隨著圖像處理和模式識別技術(shù)的進步,基于生物特征的識別技術(shù)成為蓬勃發(fā)展的高技術(shù)之一,根據(jù)IBG(InternationalBiometricGroup)組織對生物特征市場的統(tǒng)計和預測,該領(lǐng)域的收入的年增長率30-50%,到2008年,全球總收入將達到46.39億美元。而基于指紋特征的識別...
上傳時間: 2013-07-28
上傳用戶:hxy200501
資源簡介:基于FPGA的JPEG圖像壓縮芯片設(shè)計
上傳時間: 2013-08-18
上傳用戶:木子葉1
資源簡介:基于FPGA的JPEG編解碼器設(shè)計,采用流水線優(yōu)化解決時間并行性問題,提高DCT/IDCT模塊的運行速度。
上傳時間: 2013-08-31
上傳用戶:taa123456
資源簡介:一種基于FPGA的曼徹斯特編譯碼電路設(shè)計
上傳時間: 2013-11-14
上傳用戶:geshaowei
資源簡介:基于FPGA的傳統(tǒng)DDS方法優(yōu)化設(shè)計
上傳時間: 2014-12-28
上傳用戶:lmeeworm
資源簡介:《基于FPGA的嵌入式圖像處理系統(tǒng)設(shè)計》詳細介紹了FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)這種新型可編程電子器件的特點,對FPGA的各種編程語言的發(fā)展歷程進行了回顧,并針對嵌入式圖像處理系統(tǒng)的特點和應用背景,詳細介紹了如何利用FPGA的...
上傳時間: 2018-06-19
上傳用戶:gsl13
資源簡介:廣東工業(yè)大學碩士學位論文 (工學碩士) 基于FPGA的PCIE數(shù)據(jù)采集卡設(shè)計數(shù)據(jù)采集處理技術(shù)與傳感器技術(shù)、信號處理技術(shù)和PC機技術(shù)共同構(gòu)成檢測 技術(shù)的基礎(chǔ),其中數(shù)據(jù)采集處理技術(shù)作為實現(xiàn)自動化檢測的前提,在整個數(shù)字化 系統(tǒng)中處于尤為重要的地位。對于核磁共...
上傳時間: 2022-06-21
上傳用戶:fliang
資源簡介:本論文設(shè)計了一種基于FPGA的高速FIR數(shù)字濾波器,濾波器實現(xiàn)低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數(shù)據(jù)為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數(shù)字濾波器的基本原理和線性FIR數(shù)字濾波器的性質(zhì)、結(jié)構(gòu),根據(jù)濾波器的...
上傳時間: 2013-05-24
上傳用戶:qiaoyue
資源簡介:基于FPGA的運動物體檢測系統(tǒng)設(shè)計基于FPGA的運動物體檢測系統(tǒng)設(shè)計
上傳時間: 2013-08-03
上傳用戶:jiangfire
資源簡介:基于FPGA的全數(shù)字控制系統(tǒng)設(shè)計基于FPGA的全數(shù)字控制系統(tǒng)設(shè)計
上傳時間: 2013-04-24
上傳用戶:dct灬fdc
資源簡介:一種基于FPGA的曼徹斯特編譯碼電路設(shè)計
上傳時間: 2013-11-18
上傳用戶:洛木卓
資源簡介:基于FPGA的傳統(tǒng)DDS方法優(yōu)化設(shè)計
上傳時間: 2013-11-09
上傳用戶:ydd3625
資源簡介:基于FPGA的MJPEG編碼,用硬件描述語言vlogic寫的
上傳時間: 2015-06-27
上傳用戶:qiaoyue
資源簡介:I2C的說明!基于FPGA的I2C總線控制核設(shè)計,大家?guī)兔?/p>
上傳時間: 2015-09-16
上傳用戶:lunshaomo
資源簡介:基于FPGA的JPEG編解碼器設(shè)計,采用流水線優(yōu)化解決時間并行性問題,提高DCT/IDCT模塊的運行速度。
上傳時間: 2015-10-28
上傳用戶:fnhhs
資源簡介:一個基于DSP的實時在線仿真系統(tǒng)設(shè)計實例。
上傳時間: 2015-10-28
上傳用戶:xinyuzhiqiwuwu
資源簡介:論文基于FPGA的高速實時FFT處理器設(shè)計,給出了詳細的設(shè)計流程!
上傳時間: 2014-01-04
上傳用戶:zm7516678
資源簡介:基于FPGA的JPEG圖像壓縮芯片設(shè)計
上傳時間: 2016-09-05
上傳用戶:cmc_68289287
資源簡介:基于FPGA的超聲波避障系統(tǒng)設(shè)計。。可用于倒車雷達設(shè)計。
上傳時間: 2015-06-03
上傳用戶:s20870255
資源簡介:該文檔為基于FPGA的QPSK調(diào)制解調(diào)電路設(shè)計與實現(xiàn)簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-11-19
上傳用戶:qingfengchizhu
資源簡介:該文檔為基于FPGA的一個超混沌系統(tǒng)設(shè)計與電路實現(xiàn)概述文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-12-16
上傳用戶:
資源簡介:基于FPGA的異步收發(fā)器程序設(shè)計這是一份非常不錯的資料,歡迎下載,希望對您有幫助!
上傳時間: 2021-12-27
上傳用戶:默默
資源簡介:基于FPGA的高精度頻率計設(shè)計實驗.適合新手學習參考
上傳時間: 2022-04-26
上傳用戶:bluedrops
資源簡介:基于FPGA的FSK調(diào)制解調(diào)器設(shè)計? ? ? ? ? ? ? ? ?
上傳時間: 2022-07-12
上傳用戶:
資源簡介:隨著當今科學技術(shù)的迅猛發(fā)展,數(shù)字圖像處理技術(shù)正在各個行業(yè)得到廣泛的應用,而FPGA技術(shù)的不斷成熟改變了通常采用并行計算機或數(shù)字信號處理器(DSP)、專用集成電路(ASIC)等作為嵌入式處理器的慣例。可編程邏輯器件(FPGA)憑借其較低的開發(fā)成本、較高的并行處理...
上傳時間: 2013-08-05
上傳用戶:woshiyaosi