基于FPGA的移相式DDS正弦信號發生器的VHDL源代碼,壓縮包里是在Quartus里做的工程,FPGA用的是Cyclone1C3系列
關注B站賬號,站內消息自動回復給您下載驗證碼。
前往 B站:半導體科技觀察
蟲蟲下載站版權所有 京ICP備2021023401號-1