0306、基于AD9850的正弦信號發生器
資源簡介:基于AD9850的正弦信號發生器 基于AD9850的正弦信號發生器
上傳時間: 2013-12-19
上傳用戶:wpwpwlxwlx
資源簡介:0306、基于AD9850的正弦信號發生器
上傳時間: 2014-04-09
上傳用戶:oooool
資源簡介:基于AD9850的正弦波發生器的源碼,運用單片機AT89S52對DDS芯片AD9850進行控制,通過鍵盤輸入實現任意頻率值的正弦波信號的發生
上傳時間: 2014-01-10
上傳用戶:helmos
資源簡介:基于AD9850的數字信號發生器c51原代碼。編譯通過。
上傳時間: 2015-07-06
上傳用戶:gundamwzc
資源簡介:基于AD9850的數字信號發生器...希望大家能用的上
上傳時間: 2014-11-22
上傳用戶:stvnash
資源簡介:單片機應用 c語言編寫 注釋詳細 基于AD9850的數字信號發生器
上傳時間: 2016-11-10
上傳用戶:epson850
資源簡介:基于AD9850的數字信號發生器,有效的實現了模數轉換
上傳時間: 2016-11-25
上傳用戶:410805624
資源簡介:基于AD9850的數字信號發生器程序,包括延時子程序,將控制字寫入AD9850子程序和主函數
上傳時間: 2013-12-13
上傳用戶:Breathe0125
資源簡介:一個非常實用的基于ad9850的低頻信號發生器程序
上傳時間: 2017-08-09
上傳用戶:fhzm5658
資源簡介:基于DDS的正弦信號發生器 基于DDS的正弦信號發生器
上傳時間: 2013-12-25
上傳用戶:thuyenvinh
資源簡介:該文檔為基于DSP的正弦信號發生器概述文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-01-07
上傳用戶:
資源簡介:基于FPGA和DDS技術的正弦信號發生器設計
上傳時間: 2014-01-18
上傳用戶:hzakao
資源簡介:基于FPGA和DDS技術的正弦信號發生器設計
上傳時間: 2013-10-23
上傳用戶:cjf0304
資源簡介:基于DDS原理的正弦信號發生器。用VERILOG語言實現,功能強大。
上傳時間: 2014-01-13
上傳用戶:鳳臨西北
資源簡介:基于DDS技術的正弦信號發生器的設計pdf版格式
上傳時間: 2017-03-17
上傳用戶:cccole0605
資源簡介:基于verilog正弦信號發生器,實用軟件為quartus ii,分頻模塊有四個
上傳時間: 2016-12-21
上傳用戶:重中之重
資源簡介:基于FPGA的DDS信號發生器的簡單實現。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。 DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。
上傳時間: 2013-08-13
上傳用戶:zl5712176
資源簡介:基于CPLD的FSK信號發生器的設計.PDF
上傳時間: 2013-09-03
上傳用戶:zhuyibin
資源簡介:基于單片機的正弦波發生器的設計與制作
上傳時間: 2013-10-20
上傳用戶:lchjng
資源簡介:基于CPLD的FSK信號發生器的設計.PDF
上傳時間: 2013-12-14
上傳用戶:mikesering
資源簡介:基于單片機的函數信號發生器. 51單片機,雙0832
上傳時間: 2013-12-23
上傳用戶:cainaifa
資源簡介:基于AT89C5131的USB信號發生器固件和上位機界面程序源代碼
上傳時間: 2013-12-10
上傳用戶:shizhanincc
資源簡介:基于AD9850的DDS信號源設計,輸出信號穩定,失真度小
上傳時間: 2015-12-21
上傳用戶:liansi
資源簡介:基于AD9851的DDS信號發生器的c語言編程
上傳時間: 2013-12-06
上傳用戶:jeffery
資源簡介:基于fpga的正弦波發生器設計,有一定的參考價值,寫的比較詳細
上傳時間: 2016-09-19
上傳用戶:lunshaomo
資源簡介:基于TMS320C5410的正弦信號產生程序
上傳時間: 2014-11-23
上傳用戶:784533221
資源簡介:原創:采用VHDL語言編寫的正弦信號發生器。rom采用quartus自帶的lpm生成,可產生正弦波。更改rom內容可改變波形
上傳時間: 2014-06-19
上傳用戶:冇尾飛鉈
資源簡介:基于ROM的正弦波發生器的設計:1.正弦發生器由波形數據存儲模塊(ROM),波形發生器控制模塊及鎖存模塊組成 2.波形數據存儲模塊(ROM)定制數據寬度為8,地址寬度為6,可存儲 64點正弦波形數據,用MATLAB求出波形數據。 3.將50MHz作為輸入時鐘。
上傳時間: 2014-01-19
上傳用戶:watch100
資源簡介:基于FPGA的DDS信號發生器的簡單實現。DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。
上傳時間: 2017-02-06
上傳用戶:caiiicc
資源簡介:基于FPGA的2FSK信號發生器的設計.doc
上傳時間: 2014-11-29
上傳用戶:ippler8