Xilinx公司推出的DSP設計開發工具System Generator是在Matlab環境中進行建模,是DSP高層系統設計與Xilinx FPGA之間實現的“橋梁”。在分析了FPGA傳統級設計方法的基礎上,提出了基于System Generator的系統級設計新方法,并應用新方法設計驗證了一套數字下變頻系統,通過仿真和實驗結果驗證了該方法的有效性和準確性。
資源簡介:Xilinx公司推出的DSP設計開發工具System Generator是在Matlab環境中進行建模,是DSP高層系統設計與Xilinx FPGA之間實現的“橋梁”。在分析了FPGA傳統級設計方法的基礎上,提出了基于System Generator的系統級設計新方法,并應用新方法設計驗證了一套數字下變...
上傳時間: 2013-11-18
上傳用戶:小草123
資源簡介:verilog語言實現的數字下變頻設計。 在ALTERA的QUARTUS ii下實現。實用,好用。
上傳時間: 2017-05-07
上傳用戶:三人用菜
資源簡介:該文檔為基于軟件無線電的數字下變頻原理和實現講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-04-12
上傳用戶:d1997wayne
資源簡介:基于XILINX ISE下的數字上變頻設計,其中用到了XILINX的乘法IP。已經通過工程實用,好用。
上傳時間: 2013-12-18
上傳用戶:aappkkee
資源簡介:是基于FPGA的數字下變頻的設計與實現,挺不錯的一片文章
上傳時間: 2013-12-03
上傳用戶:yuzsu
資源簡介:本文設計和實現了基于FPGA的數字下變頻器DDC,用于寬帶數字中頻軟件無線電接收機中。采用自上向下的模塊化設計方法,將DDC的功能劃分為基本單元,實現這些功能模塊并組成模塊庫。在具體應用時,優化配置各個模塊來滿足具體無線通信系統性能的要求。這樣做比傳...
上傳時間: 2013-08-05
上傳用戶:lishuoshi1996
資源簡介:用CIC 和 FIR Filters設計的數字下變頻器,DSP Builder6.1版工程文件
上傳時間: 2014-01-11
上傳用戶:zhangzhenyu
資源簡介:數字下變頻(DDC:Digital Down Convert)是將中頻信號數字下變頻至零中頻且使信號速率下降至適合通用DSP器件處理速率的技術。實現這種功能的數字下變頻器是軟件無線電的核心部分。采用專用DDC芯片完成數字下變頻,雖然具...
上傳時間: 2013-07-11
上傳用戶:6546544
資源簡介:基于ADSP-BF561的數字攝像系統設計Design of Digital Video Camera System Based on Digital Signal ProcessorADSP-BF561(浙江大學 信息與通信工程研究所,浙江 杭州 310027) 馬海杰, 劉云海摘要:介紹了基于ADI雙核的數字信號處理芯片ADSP-BF561 的數字攝...
上傳時間: 2013-11-10
上傳用戶:yl1140vista
資源簡介:一種基于PIC18單片機的數字存儲示波器設計
上傳時間: 2013-11-05
上傳用戶:zouxinwang
資源簡介:基于STC89C51單片機的數字電壓表設計_胡卓敏
上傳時間: 2013-12-24
上傳用戶:thesk123
資源簡介:基于PIC16F887單片機的數字鐘課程設計報告。
上傳時間: 2014-01-22
上傳用戶:manga135
資源簡介:基于AT89C2051單片機的數字電容表設計:AT89C2051單片機的P1.0、P1.1的模擬輸入阻抗很低,被測信號進行阻抗變換后,才能送入P1.0(電容積分信號)、P1.1(參考電壓)。通過測量電容的積分信號達到參考電壓的時間,來測量電容的容量大小。
上傳時間: 2013-11-14
上傳用戶:2404
資源簡介:基于FPGA系統的數字電壓表設計大范圍,超精確的詳細報告,共有40多頁
上傳時間: 2014-11-29
上傳用戶:aappkkee
資源簡介:基于ADSP-BF561的數字攝像系統設計 基于ADSP-BF561的數字攝像系統設計
上傳時間: 2015-12-04
上傳用戶:nanxia
資源簡介:基于AT89C2051單片機的數字電容表設計。里面有源代碼、protues仿真圖
上傳時間: 2014-01-16
上傳用戶:cmc_68289287
資源簡介:vhdl語言寫的數字下變頻的實現,整個工程文件,xlinx ise用的
上傳時間: 2017-01-01
上傳用戶:cursor
資源簡介:0023、基于51單片機的數字頻率計設計論文資料
上傳時間: 2014-04-09
上傳用戶:xuanchangri
資源簡介:基于FPGA芯片Stratix II EP2S60F672C4設計了一個適用于寬帶數字接收機的帶寬可變的數字下變頻器(VB-DDC)。該VB-DDC結合傳統數字下變頻結構與多相濾波結構的優點,實現了對輸入中頻信號的高效高速處理,同時可以在較大范圍內對信號處理帶寬靈活配置。硬件調...
上傳時間: 2013-11-03
上傳用戶:23333
資源簡介:基于FPGA芯片Stratix II EP2S60F672C4設計了一個適用于寬帶數字接收機的帶寬可變的數字下變頻器(VB-DDC)。該VB-DDC結合傳統數字下變頻結構與多相濾波結構的優點,實現了對輸入中頻信號的高效高速處理,同時可以在較大范圍內對信號處理帶寬靈活配置。硬件調...
上傳時間: 2013-10-13
上傳用戶:haiya2000
資源簡介:本文主要對數字下變頻器的FPGA實現方法進行了研究分析,重點完成了其主要模塊的設計驗證,最后進行了初步的系統級驗證。目標任務是利用FPGA實現一個單通道專用數字下變頻芯片,以目前得到廣泛應用的、代表單通道DDC器件領先水平的產品——美國Intersil公司的H...
上傳時間: 2013-04-24
上傳用戶:sunjet
資源簡介:本論文首先描述了數字下變頻基本理論和結構,對完成各級數字信號處理所涉及到的CORDIC、CIC、HB、DA、重采樣等關鍵算法做了適當介紹;然后根據這些算法提出了基于FPGA實現的結構并進一步給出了性能分析;并且從數字下變頻的系統層次上考慮了各模塊彼此間的性能制...
上傳時間: 2013-05-25
上傳用戶:01010101
資源簡介:基于EDA技術的數字電子時鐘設計? ? ? ? ? ? ? ? ? ? ?
上傳時間: 2022-07-19
上傳用戶:
資源簡介:隨著無線通信的應用日益廣泛,無線通信系統的種類也越來越繁雜,但是由于不同通信系統的工作頻段、調制方式、通信協議等原理結構上存在差異而極大限制了不同系統之間的互通。軟件無線電擺脫了硬件體系結構的束縛,成為解決不同通信體制之間互操作問題和開展多...
上傳時間: 2013-04-24
上傳用戶:mfhe2005
資源簡介:隨著現場可編程門陣列(FPGA)在工業中的廣泛應用,使得基于FPGA數字信號處理的實現在雷達信號處理中有著重要地位。模型化設計是一種自頂向下的面向FPGA的快速原型驗證法,它不僅降低了FPGA設計門檻,而且縮短了開發周期,提高了設計效率。這使得FPGA模型化設計...
上傳時間: 2013-07-25
上傳用戶:zhangsan123
資源簡介:簡要介紹了數字下變頻的設計,通過采用xilinx的ise軟件,ipcore的調用實現
上傳時間: 2013-08-05
上傳用戶:zukfu
資源簡介:介紹了一種基于新型FPGA的高速數字下變頻的實現方法 它充分利用數字下變頻的優化算法以及FPGA領域的新技術去除由于數據速率過高而造成的各種瓶頸,極大地減少了計算量 和FPGA片內資源的消耗.
上傳時間: 2016-01-27
上傳用戶:z754970244
資源簡介:在接收信號的數字化、軟化的實現中,數字下變頻起著重要的作用。本文首先介紹了數字下 變頻的組成結構,然后詳細分析了數字下變頻的工作原理,描述了在實現數字下變頻時,設計方案所 采用的高效濾波器———CIC 濾波器和多相抽取濾波器的結構和原理。最后,用通...
上傳時間: 2013-11-29
上傳用戶:kernaling
資源簡介:本文介紹了在數字下變頻(DDC) 中的抽取濾波器系統設計方法和具體實現方案。采用CIC 濾波器、HB 濾波器、FIR 濾波器三級級聯的方式來降低采樣率。通過實際驗證,證明了設計的可行性
上傳時間: 2013-12-25
上傳用戶:小寶愛考拉
資源簡介:基于CORDIC算法數字下變頻器設計提出基于CORDIC算法利用FPGA平臺數字下變頻器設計方案
上傳時間: 2016-08-11
上傳用戶:王小奇