將虛擬儀器技術(shù)同F(xiàn)PGA技術(shù)結(jié)合,設(shè)計了一個頻率可控的DDS任意波形信號發(fā)生器。在闡述直接數(shù)字頻率合成技術(shù)的工作原理、電路構(gòu)成的基礎(chǔ)上,分別介紹了上位機(jī)虛擬儀器監(jiān)控面板的功能和結(jié)構(gòu),以及實(shí)現(xiàn)DDS功能的下位機(jī)FPGA器件各模塊化電路的作用。經(jīng)過設(shè)計和電路測試,輸出波形達(dá)到了技術(shù)要求,工作穩(wěn)定可靠。
資源簡介:將虛擬儀器技術(shù)同F(xiàn)PGA技術(shù)結(jié)合,設(shè)計了一個頻率可控的DDS任意波形信號發(fā)生器。在闡述直接數(shù)字頻率合成技術(shù)的工作原理、電路構(gòu)成的基礎(chǔ)上,分別介紹了上位機(jī)虛擬儀器監(jiān)控面板的功能和結(jié)構(gòu),以及實(shí)現(xiàn)DDS功能的下位機(jī)FPGA器件各模塊化電路的作用。經(jīng)過設(shè)計和電路...
上傳時間: 2013-10-28
上傳用戶:sglccwk
資源簡介:基于颶風(fēng)1 FPGA 和stc單片機(jī)的DDS信號源 程序是自己些的 能用 最大頻率是2M
上傳時間: 2013-12-28
上傳用戶:Ants
資源簡介:基于FPGA和DDS技術(shù)的正弦信號發(fā)生器設(shè)計
上傳時間: 2014-01-18
上傳用戶:hzakao
資源簡介:基于FPGA的DDS信號發(fā)生器的簡單實(shí)現(xiàn)。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉(zhuǎn)換速度,非常適合快速跳頻通信的要求。 DDS(直接數(shù)字合成)是近年來迅速發(fā)展起來的一種新的頻率合成方法。
上傳時間: 2013-08-13
上傳用戶:zl5712176
資源簡介:基于FPGA和DDS技術(shù)的正弦信號發(fā)生器設(shè)計
上傳時間: 2013-10-23
上傳用戶:cjf0304
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA的DDS信號發(fā)生器
上傳時間: 2013-12-26
上傳用戶:semi1981
資源簡介:基于FPGA的DDS信號發(fā)生器的簡單實(shí)現(xiàn)。DDS(直接數(shù)字合成)是近年來迅速發(fā)展起來的一種新的頻率合成方法。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉(zhuǎn)換速度,非常適合快速跳頻通信的要求。
上傳時間: 2017-02-06
上傳用戶:caiiicc
資源簡介:實(shí)現(xiàn)了基于FPGA的DDS信號源設(shè)計,能同時兩路輸出,輸出波形包括正弦波、三角波、方波和鋸齒波,且其頻率和相位均可調(diào),還能計算兩路輸出信號的相位差。
上傳時間: 2022-04-21
上傳用戶:
資源簡介:基于VHDL+FPGA的DDS信號發(fā)生設(shè)計,已經(jīng)通過調(diào)式
上傳時間: 2016-11-02
上傳用戶:aa17807091
資源簡介:該論文介紹二次雷達(dá)的基本概念、發(fā)展歷史、工作流程和運(yùn)作機(jī)理以及單脈沖二次雷達(dá)的系統(tǒng)原理,并且對傳統(tǒng)的單脈沖二次雷達(dá)應(yīng)答信號處理器的硬件結(jié)構(gòu)進(jìn)行改進(jìn),提出一種全新的應(yīng)答處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件結(jié)構(gòu)的特點(diǎn)是結(jié)構(gòu)靈活,有較強(qiáng)的通...
上傳時間: 2013-04-24
上傳用戶:gokk
資源簡介:VHDL 基于FPGA 和VGA 接口的應(yīng)用設(shè)計
上傳時間: 2013-08-09
上傳用戶:15071087253
資源簡介:基于FPGA和xinlinx ise 的7段碼led顯示程序,希望對你有所幫助
上傳時間: 2015-04-03
上傳用戶:nanshan
資源簡介:基于FPGA和xinlinx ise的小游戲的vhdl程序,希望對你有所幫助!
上傳時間: 2015-04-03
上傳用戶:671145514
資源簡介:基于FPGA和xinlinx ise的串行通信vhdl程序,希望對你有所幫助!
上傳時間: 2013-12-22
上傳用戶:PresidentHuang
資源簡介:基于FPGA和xinlinx ise的鼠標(biāo)應(yīng)用vhdl程序,希望對你有所幫助!
上傳時間: 2013-12-10
上傳用戶:lps11188
資源簡介:基于FPGA和xinlinx ise的音樂播放器vhdl程序,希望對你有所幫助!
上傳時間: 2013-12-27
上傳用戶:D&L37
資源簡介:基于FPGA和xinlinx ise的usb端口vhdl程序,希望對你有所幫助!
上傳時間: 2013-12-25
上傳用戶:ryb
資源簡介:基于AD9850的DDS信號源設(shè)計,輸出信號穩(wěn)定,失真度小
上傳時間: 2015-12-21
上傳用戶:liansi
資源簡介:基于AD9851的DDS信號發(fā)生器的c語言編程
上傳時間: 2013-12-06
上傳用戶:jeffery
資源簡介:VHDL 基于FPGA 和VGA 接口的應(yīng)用設(shè)計
上傳時間: 2013-12-19
上傳用戶:manlian
資源簡介:基于Matlab和ActiveX技術(shù)的數(shù)字信號處理教學(xué)演示系統(tǒng)
上傳時間: 2013-12-21
上傳用戶:haoxiyizhong
資源簡介:基于Matlab和ActiveX技術(shù)的數(shù)字信號處理教學(xué)演示系統(tǒng)
上傳時間: 2013-12-24
上傳用戶:TF2015
資源簡介:討論了一類基于FPGA 和USB 接口的高速高精度通用數(shù)據(jù)采集卡的設(shè)計方法, 該方法充分發(fā)揮了FPGA 和USB 的優(yōu)點(diǎn), 解決了傳統(tǒng)數(shù)據(jù)采集卡的缺陷.
上傳時間: 2015-05-25
上傳用戶:wjc511
資源簡介:基于FPGA的函數(shù)信號發(fā)生器設(shè)計,詳細(xì)系統(tǒng)流程
上傳時間: 2017-08-10
上傳用戶:sauno
資源簡介:基于DDS的實(shí)用信號發(fā)生器設(shè)計
上傳時間: 2022-07-25
上傳用戶:
資源簡介:8051控制的DDS信號發(fā)生器AD8950(KEIL C)
上傳時間: 2015-05-20
上傳用戶:gaojiao1999
資源簡介:LabVIEW在基于PCI控制卡的立體照片成像系統(tǒng)中的應(yīng)用 基于LabVIEW和PCI-7422的數(shù)據(jù)采集系統(tǒng)設(shè)計
上傳時間: 2015-07-03
上傳用戶:yangbo69
資源簡介:基于ARM和USB存儲器的數(shù)據(jù)采集系統(tǒng)設(shè)計,基于ARM平臺一種數(shù)據(jù)采集系統(tǒng)
上傳時間: 2014-01-06
上傳用戶:x4587
資源簡介:基于AT89C4051單片機(jī)的專用信號發(fā)生器設(shè)計與應(yīng)用
上傳時間: 2017-03-15
上傳用戶:yepeng139
資源簡介:AT89C52控制AD9854的DDS信號發(fā)生器程序 其中包括各種分類子程序
上傳時間: 2013-12-10
上傳用戶:star_in_rain