FPGA Seg7七段顯示器模組副程式 Veliog
資源簡(jiǎn)介:FPGA Seg7七段顯示器模組副程式 Veliog
上傳時(shí)間: 2015-08-10
上傳用戶:songyue1991
資源簡(jiǎn)介:弦波產(chǎn)生+七段顯示器顯示目前該弦波點(diǎn)之?dāng)?shù)值
上傳時(shí)間: 2015-10-26
上傳用戶:xiaodu1124
資源簡(jiǎn)介:verilog實(shí)現(xiàn)算術(shù)運(yùn)算後利用7段顯示器將結(jié)果輸出
上傳時(shí)間: 2014-01-05
上傳用戶:牛布牛
資源簡(jiǎn)介:主要是模擬8051電路板上LED顯示器.透過vb程式.經(jīng)由RS232去傳送信號(hào)到電路板上.模擬出與VB介面顯示地動(dòng)作相同
上傳時(shí)間: 2017-04-05
上傳用戶:jkhjkh1982
資源簡(jiǎn)介:DS1302顯示在7段顯示器,在自己的版子上測(cè)試成功
上傳時(shí)間: 2013-12-16
上傳用戶:894898248
資源簡(jiǎn)介:計(jì)時(shí)器模式1模擬秒變化 7段顥示器 8051程式
上傳時(shí)間: 2017-04-20
上傳用戶:gundan
資源簡(jiǎn)介:ILI9220驅(qū)動(dòng)程序,請(qǐng)大家參考,液晶顯示器應(yīng)用
上傳時(shí)間: 2013-12-13
上傳用戶:xc216
資源簡(jiǎn)介:七段顯示譯碼器(功能:將思維二進(jìn)制數(shù)譯成七段輸出信號(hào),驅(qū)動(dòng)數(shù)碼管顯示)
上傳時(shí)間: 2016-07-29
上傳用戶:小鵬
資源簡(jiǎn)介:3-8譯碼器和8-3BCD七段顯示譯碼器
上傳時(shí)間: 2013-12-24
上傳用戶:xhz1993
資源簡(jiǎn)介:GPL162001的RTC模組demo程式
上傳時(shí)間: 2013-12-03
上傳用戶:eclipse
資源簡(jiǎn)介:GPL162001的UART模組demo程式
上傳時(shí)間: 2013-12-28
上傳用戶:cainaifa
資源簡(jiǎn)介:本資料是基于FPGA的七段數(shù)碼管設(shè)計(jì),很實(shí)用的例子??梢詫W(xué)習(xí)ise設(shè)計(jì)
上傳時(shí)間: 2015-05-15
上傳用戶:HENRY楊駝
資源簡(jiǎn)介:主要是用於arm s3c4510的開發(fā)板,我寫了一個(gè)7段顯示器與relocation記憶體搬移的程式希望大家喜歡
上傳時(shí)間: 2015-09-08
上傳用戶:R50974
資源簡(jiǎn)介:這是我個(gè)人編寫,關(guān)於PC的P80_7段顯示器顯示數(shù)字的控制碼
上傳時(shí)間: 2014-12-02
上傳用戶:fandeshun
資源簡(jiǎn)介:使用xilinx公司的FPGA實(shí)現(xiàn)了七段碼的定時(shí)器時(shí)鐘程序
上傳時(shí)間: 2015-05-26
上傳用戶:xjz632
資源簡(jiǎn)介:FPGA基本實(shí)驗(yàn),F(xiàn)PGA七段數(shù)碼管顯示譯碼器,實(shí)驗(yàn)代碼及實(shí)驗(yàn)過程,結(jié)果
上傳時(shí)間: 2018-05-12
上傳用戶:Sparer
資源簡(jiǎn)介:以ASAP光學(xué)模擬軟體來設(shè)計(jì)及建構(gòu)顯示器背光源模組,並測(cè)試其可行性
上傳時(shí)間: 2015-11-13
上傳用戶:lacsx
資源簡(jiǎn)介:MAX7219驅(qū)動(dòng)LED特好使.MAX7219是微處理器和共陰極七段— — 八位LED顯示、圖條/柱圖顯示或64點(diǎn)陣顯示接口的小型串行輸入/輸出芯片。片內(nèi)包括BCD譯碼器、多路掃描控制器、.字和位驅(qū)動(dòng)器和8X 8靜態(tài)RAM。外部只需要一個(gè)電阻設(shè)置所有LED 顯示器字段電流。MAX72...
上傳時(shí)間: 2014-01-13
上傳用戶:zhuoying119
資源簡(jiǎn)介:競(jìng)賽搶答器:當(dāng)某組搶答按鈕按下。在七段數(shù)碼管上將其組號(hào)(0~7)顯示出來,并使微機(jī)揚(yáng)聲器響一下。
上傳時(shí)間: 2016-02-22
上傳用戶:qunquan
資源簡(jiǎn)介:DE2板上的hello程序,實(shí)現(xiàn)在8個(gè)七段譯碼器上循環(huán)顯示hello
上傳時(shí)間: 2016-03-10
上傳用戶:葉山豪
資源簡(jiǎn)介:微機(jī)原理課程設(shè)計(jì)報(bào)告 課題六:數(shù)字鬧鐘 1. 通過8253定時(shí)器產(chǎn)生秒脈沖定時(shí)中斷。在中斷服務(wù)程序中實(shí)現(xiàn)秒、分、小時(shí)的進(jìn)位(24小時(shí)制)。 2. 將當(dāng)前時(shí)分秒在七段LED顯示器上顯示(如:091132)。 3. 可設(shè)置鬧鐘的時(shí)間當(dāng)前值(對(duì)準(zhǔn)時(shí)間),設(shè)置鬧鈴時(shí)間,鬧鈴...
上傳時(shí)間: 2016-04-17
上傳用戶:chens000
資源簡(jiǎn)介:可調(diào)計(jì)時(shí)器的設(shè)計(jì),六位七段LED數(shù)碼管顯示,82鍵盤
上傳時(shí)間: 2016-07-09
上傳用戶:jichenxi0730
資源簡(jiǎn)介:37個(gè)經(jīng)典的VHDL程序。有比較器、七段譯碼器、狀態(tài)機(jī)等。
上傳時(shí)間: 2016-07-13
上傳用戶:541657925
資源簡(jiǎn)介:前置處理器指令 #include 指示前置處理器包含指定檔案提供的函數(shù)。它的作用跟 Turbo Pascal 中的uses 語(yǔ)句相似。 如果一個(gè) C++ 程序都需要從鍵盤讀取數(shù)據(jù)及/或在螢?zāi)伙@示數(shù)據(jù),此程序必須包含以下前置處理器指令
上傳時(shí)間: 2016-07-19
上傳用戶:小草123
資源簡(jiǎn)介:vhdl源碼for模數(shù)轉(zhuǎn)換器之七 vhdl源碼for模數(shù)轉(zhuǎn)換器之七
上傳時(shí)間: 2016-08-28
上傳用戶:sevenbestfei
資源簡(jiǎn)介:vhdl的七段譯碼器
上傳時(shí)間: 2013-12-22
上傳用戶:zhengzg
資源簡(jiǎn)介:七段數(shù)碼顯示譯碼器設(shè)計(jì),通過按鈕輸入四位二進(jìn)制數(shù),數(shù)碼管顯示0到F的輸出顯示。
上傳時(shí)間: 2014-12-20
上傳用戶:13188549192
資源簡(jiǎn)介:七段陰極數(shù)碼管的FPGA控制程序,開發(fā)平臺(tái)為ISE或者quartus
上傳時(shí)間: 2016-11-28
上傳用戶:小儒尼尼奧
資源簡(jiǎn)介:數(shù)字七段碼之--單文檔中的定時(shí)器程序應(yīng)用
上傳時(shí)間: 2013-12-06
上傳用戶:zhenyushaw
資源簡(jiǎn)介:電子工程(報(bào)告) >> [數(shù)字電子課程設(shè)計(jì)] 七段數(shù)碼顯示譯碼器設(shè)計(jì)[數(shù)字電子課程設(shè)計(jì)] 七段數(shù)碼顯示譯碼器設(shè)計(jì) 購(gòu)買...(1)學(xué)習(xí)7數(shù)碼顯示譯碼器設(shè)計(jì) (2)學(xué)習(xí)VHDL的多層次設(shè)計(jì)方法。 二、設(shè)計(jì)任務(wù)及要求: (1)實(shí)驗(yàn)內(nèi)容1:說明程序1的...
上傳時(shí)間: 2013-12-24
上傳用戶:sclyutian