數(shù)字下變頻器的matlab實(shí)現(xiàn),一定的設(shè)計(jì)指標(biāo),可以用來知道vhdl程序設(shè)計(jì)
資源簡(jiǎn)介:數(shù)字下變頻器的matlab實(shí)現(xiàn),一定的設(shè)計(jì)指標(biāo),可以用來知道vhdl程序設(shè)計(jì)
上傳時(shí)間: 2017-01-03
上傳用戶:TF2015
資源簡(jiǎn)介:用于數(shù)字下變頻器的 FPGA 實(shí)現(xiàn)
上傳時(shí)間: 2017-01-13
上傳用戶:songnanhua
資源簡(jiǎn)介:隨著無線通信的應(yīng)用日益廣泛,無線通信系統(tǒng)的種類也越來越繁雜,但是由于不同通信系統(tǒng)的工作頻段、調(diào)制方式、通信協(xié)議等原理結(jié)構(gòu)上存在差異而極大限制了不同系統(tǒng)之間的互通。軟件無線電擺脫了硬件體系結(jié)構(gòu)的束縛,成為解決不同通信體制之間互操作問題和開展多...
上傳時(shí)間: 2013-04-24
上傳用戶:mfhe2005
資源簡(jiǎn)介:本文主要對(duì)數(shù)字下變頻器的FPGA實(shí)現(xiàn)方法進(jìn)行了研究分析,重點(diǎn)完成了其主要模塊的設(shè)計(jì)驗(yàn)證,最后進(jìn)行了初步的系統(tǒng)級(jí)驗(yàn)證。目標(biāo)任務(wù)是利用FPGA實(shí)現(xiàn)一個(gè)單通道專用數(shù)字下變頻芯片,以目前得到廣泛應(yīng)用的、代表單通道DDC器件領(lǐng)先水平的產(chǎn)品——美國(guó)Intersil公司的H...
上傳時(shí)間: 2013-04-24
上傳用戶:sunjet
資源簡(jiǎn)介:基于FPGA實(shí)現(xiàn)高速專用數(shù)字下變頻器基于FPGA實(shí)現(xiàn)高速專用數(shù)字下變頻器
上傳時(shí)間: 2018-05-08
上傳用戶:gnifengyu
資源簡(jiǎn)介:本文設(shè)計(jì)和實(shí)現(xiàn)了基于FPGA的數(shù)字下變頻器DDC,用于寬帶數(shù)字中頻軟件無線電接收機(jī)中。采用自上向下的模塊化設(shè)計(jì)方法,將DDC的功能劃分為基本單元,實(shí)現(xiàn)這些功能模塊并組成模塊庫(kù)。在具體應(yīng)用時(shí),優(yōu)化配置各個(gè)模塊來滿足具體無線通信系統(tǒng)性能的要求。這樣做比傳...
上傳時(shí)間: 2013-08-05
上傳用戶:lishuoshi1996
資源簡(jiǎn)介:本論文首先描述了數(shù)字下變頻基本理論和結(jié)構(gòu),對(duì)完成各級(jí)數(shù)字信號(hào)處理所涉及到的CORDIC、CIC、HB、DA、重采樣等關(guān)鍵算法做了適當(dāng)介紹;然后根據(jù)這些算法提出了基于FPGA實(shí)現(xiàn)的結(jié)構(gòu)并進(jìn)一步給出了性能分析;并且從數(shù)字下變頻的系統(tǒng)層次上考慮了各模塊彼此間的性能制...
上傳時(shí)間: 2013-05-25
上傳用戶:01010101
資源簡(jiǎn)介:基于FPGA芯片Stratix II EP2S60F672C4設(shè)計(jì)了一個(gè)適用于寬帶數(shù)字接收機(jī)的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結(jié)合傳統(tǒng)數(shù)字下變頻結(jié)構(gòu)與多相濾波結(jié)構(gòu)的優(yōu)點(diǎn),實(shí)現(xiàn)了對(duì)輸入中頻信號(hào)的高效高速處理,同時(shí)可以在較大范圍內(nèi)對(duì)信號(hào)處理帶寬靈活配置。硬件調(diào)...
上傳時(shí)間: 2013-11-03
上傳用戶:23333
資源簡(jiǎn)介:基于FPGA芯片Stratix II EP2S60F672C4設(shè)計(jì)了一個(gè)適用于寬帶數(shù)字接收機(jī)的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結(jié)合傳統(tǒng)數(shù)字下變頻結(jié)構(gòu)與多相濾波結(jié)構(gòu)的優(yōu)點(diǎn),實(shí)現(xiàn)了對(duì)輸入中頻信號(hào)的高效高速處理,同時(shí)可以在較大范圍內(nèi)對(duì)信號(hào)處理帶寬靈活配置。硬件調(diào)...
上傳時(shí)間: 2013-10-13
上傳用戶:haiya2000
資源簡(jiǎn)介:基于FPGA的數(shù)字上下變頻器的研究與實(shí)現(xiàn),FPGA,數(shù)字,下變頻
上傳時(shí)間: 2018-05-08
上傳用戶:gnifengyu
資源簡(jiǎn)介:基于FPGA的數(shù)字上下變頻器的研究與實(shí)現(xiàn),適合通信專業(yè)人員參考
上傳時(shí)間: 2013-08-15
上傳用戶:zhaistone
資源簡(jiǎn)介:基于FPGA的數(shù)字上下變頻器的研究與實(shí)現(xiàn),適合通信專業(yè)人員參考
上傳時(shí)間: 2016-12-20
上傳用戶:曹云鵬
資源簡(jiǎn)介:用CIC 和 FIR Filters設(shè)計(jì)的數(shù)字下變頻器,DSP Builder6.1版工程文件
上傳時(shí)間: 2014-01-11
上傳用戶:zhangzhenyu
資源簡(jiǎn)介:該文檔為數(shù)字下變頻技術(shù)的研究及其FPGA實(shí)現(xiàn)簡(jiǎn)介資料,講解的還不錯(cuò),感興趣的可以下載看看…………………………
上傳時(shí)間: 2021-10-18
上傳用戶:zhanglei193
資源簡(jiǎn)介:軟件無線電中數(shù)字上下變頻器研究與實(shí)現(xiàn),適合通信專業(yè)人員參考
上傳時(shí)間: 2013-08-12
上傳用戶:1234321@q
資源簡(jiǎn)介:基于CORDIC算法數(shù)字下變頻器設(shè)計(jì)提出基于CORDIC算法利用FPGA平臺(tái)數(shù)字下變頻器設(shè)計(jì)方案
上傳時(shí)間: 2016-08-11
上傳用戶:王小奇
資源簡(jiǎn)介:軟件無線電中數(shù)字上下變頻器研究與實(shí)現(xiàn),適合通信專業(yè)人員參考
上傳時(shí)間: 2016-12-20
上傳用戶:liansi
資源簡(jiǎn)介:感知器的matlab實(shí)現(xiàn),現(xiàn)在很好的啊,請(qǐng)大家
上傳時(shí)間: 2017-01-05
上傳用戶:iswlkje
資源簡(jiǎn)介:線性反饋移位寄存器的matlab實(shí)現(xiàn),可以任意設(shè)置抽頭(抽頭數(shù)小于等于3)
上傳時(shí)間: 2014-12-06
上傳用戶:redmoons
資源簡(jiǎn)介:關(guān)于全數(shù)字64QAM調(diào)制器的FPGA實(shí)現(xiàn)的論文
上傳時(shí)間: 2017-07-07
上傳用戶:qiaoyue
資源簡(jiǎn)介:軟件無線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無線電技術(shù)無可比擬的優(yōu)越性,已成為業(yè)界公認(rèn)的現(xiàn)代無線電通信技術(shù)的發(fā)展方向。理想的軟件無線電系統(tǒng)強(qiáng)調(diào)體系結(jié)構(gòu)的開放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,...
上傳時(shí)間: 2013-06-30
上傳用戶:huannan88
資源簡(jiǎn)介:軟件無線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無線電技術(shù)無可比擬的優(yōu)越性,已成為業(yè)界公認(rèn)的現(xiàn)代無線電通信技術(shù)的發(fā)展方向。理想的軟件無線電系統(tǒng)強(qiáng)調(diào)體系結(jié)構(gòu)的開放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,...
上傳時(shí)間: 2013-06-09
上傳用戶:szchen2006
資源簡(jiǎn)介:數(shù)字下變頻(DDC:Digital Down Convert)是將中頻信號(hào)數(shù)字下變頻至零中頻且使信號(hào)速率下降至適合通用DSP器件處理速率的技術(shù)。實(shí)現(xiàn)這種功能的數(shù)字下變頻器是軟件無線電的核心部分。采用專用DDC芯片完成數(shù)字下變頻,雖然具...
上傳時(shí)間: 2013-07-11
上傳用戶:6546544
資源簡(jiǎn)介:該文利用FPGA技術(shù),設(shè)計(jì)了全概率寬帶數(shù)字接收機(jī)的實(shí)驗(yàn)平臺(tái),并在其上提出了數(shù)字接收機(jī)實(shí)現(xiàn)的可行性方法,以及對(duì)這些方法的驗(yàn)證.該文的主要貢獻(xiàn)和創(chuàng)新有以下幾個(gè)方面.提出了并行結(jié)構(gòu)算法的工程實(shí)現(xiàn),討論了解決前端采樣的高速數(shù)據(jù)流遠(yuǎn)遠(yuǎn)超過后端DSP處理能力問題的...
上傳時(shí)間: 2013-06-22
上傳用戶:haoxiyizhong
資源簡(jiǎn)介:軟件無線電DDC(數(shù)字下變頻)系統(tǒng)作為前端ADC與后端通用DSP器件之間的橋梁,通過降低數(shù)據(jù)流的速率,把低速數(shù)據(jù)送給后端通用DSP器件進(jìn)行處理,其性能的優(yōu)劣將對(duì)整個(gè)軟件無線電系統(tǒng)的穩(wěn)定性產(chǎn)生直接影響。采用專用DDC芯片完成數(shù)字下變頻,雖然具有抽取比大、性能...
上傳時(shí)間: 2013-04-24
上傳用戶:隱界最新
資源簡(jiǎn)介::數(shù)字下變頻技術(shù)是軟件無線電的關(guān)鍵技術(shù)之一. 數(shù)字下變頻技術(shù)是將寬帶高速數(shù)據(jù)流信號(hào)變成窄帶低速 數(shù)據(jù)流信號(hào),這個(gè)過程就是信號(hào)的抽取. 實(shí)現(xiàn)抽取的關(guān)鍵問題是如何實(shí)現(xiàn)抽取前的數(shù)字濾波,特別是多級(jí)抽取時(shí)濾 波器的設(shè)計(jì)與實(shí)現(xiàn). 對(duì)于一個(gè)具體信號(hào)進(jìn)行多級(jí)抽取...
上傳時(shí)間: 2013-12-18
上傳用戶:nairui21
資源簡(jiǎn)介:本論文基于直接擴(kuò)頻通信的理論設(shè)計(jì)了一種全數(shù)字的中頻接收機(jī),使用Xilinx公司的FPGA芯片xc3s400作為接收機(jī)的主芯片,實(shí)現(xiàn)中頻數(shù)字信號(hào)的下變頻,基帶解調(diào),PN碼的捕獲及跟蹤環(huán)路的設(shè)計(jì)并給出了它們的具體設(shè)計(jì)步驟及RTL級(jí)邏輯電路圖。本文對(duì)于數(shù)字下變頻器的設(shè)...
上傳時(shí)間: 2013-07-30
上傳用戶:weiwolkt
資源簡(jiǎn)介:簡(jiǎn)要介紹了數(shù)字下變頻的設(shè)計(jì),通過采用xilinx的ise軟件,ipcore的調(diào)用實(shí)現(xiàn)
上傳時(shí)間: 2013-08-05
上傳用戶:zukfu
資源簡(jiǎn)介:Xilinx公司推出的DSP設(shè)計(jì)開發(fā)工具System Generator是在matlab環(huán)境中進(jìn)行建模,是DSP高層系統(tǒng)設(shè)計(jì)與Xilinx FPGA之間實(shí)現(xiàn)的“橋梁”。在分析了FPGA傳統(tǒng)級(jí)設(shè)計(jì)方法的基礎(chǔ)上,提出了基于System Generator的系統(tǒng)級(jí)設(shè)計(jì)新方法,并應(yīng)用新方法設(shè)計(jì)驗(yàn)證了一套數(shù)字下變...
上傳時(shí)間: 2013-11-18
上傳用戶:小草123
資源簡(jiǎn)介:該程序是本人自己開發(fā)的通用變頻器串口調(diào)試程序,可以通過該程序?qū)崿F(xiàn)對(duì)變頻器的通訊控制.包括運(yùn)行頻率的設(shè)定,運(yùn)行和停止的控制,以及實(shí)現(xiàn)對(duì)變頻器參數(shù)的訪問。通訊協(xié)議附在壓縮目錄下。希望該程序?qū)﹂_發(fā)變頻器通訊軟件的人有一定幫助!
上傳時(shí)間: 2013-12-05
上傳用戶:bruce5996