亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現在的位置是:蟲蟲下載站 > 資源下載 > 技術資料 > FPGA采樣AD9238數據并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+

FPGA采樣AD9238數據并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+

  • 資源大小:5154 K
  • 上傳時間: 2021-10-27
  • 上傳用戶:qingfengchizhu
  • 資源積分:2 下載積分
  • 標      簽: fpga ad9238

資 源 簡 介

FPGA采樣AD9238數據并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。

ADC 模塊型號為 AN9238,最大采樣率 65Mhz,精度為

12 位。實驗中把 AN9238 的 2 路輸入以波形方式在 HDMI 上顯示出來,我們可以用更加直觀的方

式觀察波形,是一個數字示波器雛形。

module top(

input                       clk,

input                       rst_n,

output                      ad9238_clk_ch0,

output                      ad9238_clk_ch1,

input[11:0]                 ad9238_data_ch0,

input[11:0]                 ad9238_data_ch1,

//vga output

output                      vga_out_hs, //vga horizontal synchronization

output                      vga_out_vs, //vga vertical synchronization

output[4:0]                 vga_out_r,  //vga red

output[5:0]                 vga_out_g,  //vga green

output[4:0]                 vga_out_b   //vga blue


);


wire                            video_clk;

wire                            video_hs;

wire                            video_vs;

wire                            video_de;

wire[7:0]                       video_r;

wire[7:0]                       video_g;

wire[7:0]                       video_b;


wire                            grid_hs;

wire                            grid_vs;

wire                            grid_de;

wire[7:0]                       grid_r;

wire[7:0]                       grid_g;

wire[7:0]                       grid_b;


wire                            wave0_hs;

wire                            wave0_vs;

wire                            wave0_de;

wire[7:0]                       wave0_r;

wire[7:0]                       wave0_g;

wire[7:0]                       wave0_b;


wire                            wave1_hs;

wire                            wave1_vs;

wire                            wave1_de;

wire[7:0]                       wave1_r;

wire[7:0]                       wave1_g;

wire[7:0]                       wave1_b;


wire                            adc_clk;

wire                            adc0_buf_wr;

wire[10:0]                      adc0_buf_addr;

wire[7:0]                       adc0_bu

FPGA采樣AD9238數據并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+

相 關 資 源

您 可 能 感 興 趣 的

主站蜘蛛池模板: 宿州市| 哈巴河县| 顺义区| 柏乡县| 丹寨县| 衡阳县| 沙田区| 睢宁县| 保定市| 防城港市| 福海县| 河池市| 临澧县| 英山县| 光泽县| 双流县| 沂水县| 韶山市| 彩票| 德兴市| 东乌珠穆沁旗| 武威市| 都昌县| 楚雄市| 古浪县| 易门县| 西宁市| 潍坊市| 杨浦区| 堆龙德庆县| 武汉市| 永春县| 北京市| 云南省| 靖江市| 黄龙县| 康平县| 买车| 浮山县| 朝阳市| 温州市|