VHDL 基礎(chǔ)程序百例 FPGA 邏輯設(shè)計源碼
VHDL語言100例
第1例 帶控制端口的加法器
第2例 無控制端口的加法器
第3例 乘法器
第4例 比較器
第5例 二路選擇器
第6例 寄存器
第7例 移位寄存器
第8例 綜合單元庫
第9例 七值邏輯與基本數(shù)據(jù)類型
第10例 函數(shù)
第11例 七值邏輯線或分辨函數(shù)
第12例 轉(zhuǎn)換函數(shù)
第13例 左移函數(shù)
第14例 七值邏輯程序包
第15例 四輸入多路器
第16例 目標選擇器
第17例 奇偶校驗器
第18例 映射單元庫及其使用舉
第19例 循環(huán)邊界常數(shù)化測試
第20例 保護保留字
第21例 進程死鎖
第22例 振蕩與死鎖
第23例 振蕩電路
第24例 分辨信號與分辨函數(shù)
第25例 信號驅(qū)動源
第26例 屬性TRANSACTION和分辨信號
第27例 塊保護及屬性EVENT,
第28例 形式參數(shù)屬性的測試
第29例 進程和并發(fā)語句
第30例 信號發(fā)送與接收
第31例 中斷處理優(yōu)先機制建模
第32例 過程限定
第33例 整數(shù)比較器及其測試
第34例 數(shù)據(jù)總線的讀寫
第35例 基于總線的數(shù)據(jù)通道
第36例 基于多路器的數(shù)據(jù)通道
第37例 四值邏輯函數(shù)
第38例 四值邏輯向量按位或運算
第39例 生成語句描述規(guī)則結(jié)構(gòu)
第40例 帶類屬的譯碼器描述
第41例 帶類屬的測試平臺
第42例 行為與結(jié)構(gòu)的混合描述
第43例 四位移位寄存器
第44例 寄存/計數(shù)器
第45例 順序過程調(diào)用
第46例 VHDL中g(shù)eneric缺省值的使用
第47例 無輸入元件的模擬
第48例 測試激勵向量的編寫
第49例 delta延遲例釋
第50例 慣性延遲分析
第51例 傳輸延遲驅(qū)動優(yōu)先
第52例 多倍(次)分頻器
第53例 三位計數(shù)器與測試平臺
第54例 分秒計數(shù)顯示器的行為描述6
第55例 地址計數(shù)器
第56例 指令預(yù)讀計數(shù)器
第57例 加.c減.c乘指令的譯碼和操作
第58例 2-4譯碼器結(jié)構(gòu)描述
第59例 2-4譯碼器行為描述
第60例 轉(zhuǎn)換函數(shù)在元件例示中的應(yīng)用
第61例 基于同一基類型的兩分辨類型的賦值相容問題
第62例 最大公約數(shù)的計算
第63例 最大公約數(shù)七段顯示器編碼
第64例 交通燈控制器
第65例 空調(diào)系統(tǒng)有限狀態(tài)自動機
第66例 FIR濾波器
第67例 五階橢圓濾波器
第68例 鬧鐘系統(tǒng)的控制
第69例 鬧鐘系統(tǒng)的譯碼
第70例 鬧鐘系統(tǒng)的移位寄存器
第71例 鬧鐘系統(tǒng)的鬧鐘寄存器和時間計數(shù)器
第72例 鬧鐘系統(tǒng)的顯示驅(qū)動器
第73例 鬧鐘系統(tǒng)的分頻器
第74例 鬧鐘系統(tǒng)的整體組裝
第75例 存儲器
第76例 電機轉(zhuǎn)速控制器
第77例 神經(jīng)元計算機
第78例ccAm2901四位微處理器的ALU輸入
第79例ccAm2901四位微處理器的ALU
第80例ccAm2901四位微處理器的RAM
第81例ccAm2901四位微處理器的寄存器
第82例ccAm2901四位微處理器的輸出與移位
第83例ccAm2910四位微程序控制器中的多路選擇器
第84例ccAm2910四位微程序控制器中的計數(shù)器/寄存器
第85例ccAm2910四位微程序控制器的指令計數(shù)器
第86例ccAm2910四位微程序控制器的堆棧
第87例 Am2910四位微程序控制器的指令譯碼器
第88例 可控制計數(shù)器
第89例 四位超前進位加法器
第90例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(1)——協(xié)同處理器
第91例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(2)——序列存儲器
第92例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(3)——字符串存儲器
第93例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(4)——頂層控制器
第94例 MB86901流水線行為描述組成框架
第95例 MB86901寄存器文件管理的描述
第96例 MB86901內(nèi)ALU的行為描述
第97例 移位指令的行為描述
第98例 單周期指令的描述
第99例 多周期指令的描述
第100例 MB86901流水線行為模型