無線局域網接收機射頻前端集成電路設計 - 免費下載
技術資料資源
文件大小:13981 K
?? 溫馨提示:本資源由用戶 lijumiao 上傳分享,僅供學習交流使用。如有侵權,請聯系我們刪除。
近年來,隨著個人數據通信的發展,功能強大的便攜式數據終端和多媒體終端得到了廣泛的應用。為了實現用戶在任何時間、任何地點均能實現數據通信的目標,要求傳統的計算機網絡由有線向無線、由固定向移動、由單一業務向多媒體發展,這一要求促進了無線局域網技術的發展。在互聯網高速發展的今天,可以認為無線局域網將成為未來的發展趨勢.
本課題采用TSMC 0.18um CMOS工藝實現用于IEEE 802.1la協議的5GHz無線局域網接收機射頻前端集成電路一包括低噪聲放大器(Low-Noise Amplifier,LNA)和下變頻器電路(Downconverter),低噪聲放大器是射頻接收機前端的主要部分,其作用是在盡可能少引入噪聲的條件下對天線接收到的微弱信號進行放大。下變須器是接收機的重要組成部分,它將低噪聲放大器的輸出射頻信號與本振信號進行混頻,產生中頻信號。
論文對射頻前端集成電路的原理進行了分析,比較了不同電路結構的性能,給出了射頻前端集成電路的電路設計、版圖設計、仿真結果和測試方案,仿真結果表明,此次設計的射頻前端集成電路具有低噪聲、低功耗的特點,其它性能也完全滿足設計指標要求