FPGA配置數據校驗和SEU效應偵測的研究和設計.rar - 免費下載

技術資料資源 文件大小:3444 K

?? 資源詳細信息

文件格式
未知
所屬分類
上傳用戶
上傳時間
文件大小
3444 K
所需積分
2 積分
推薦指數
??? (3/5)

?? 溫馨提示:本資源由用戶 kjl 上傳分享,僅供學習交流使用。如有侵權,請聯系我們刪除。

資源簡介

為了滿足用戶的高端應用需求,高性能FPGA必須能夠支持配置數據校驗和單事件翻轉SEU(Single Event Upset)效應偵測的功能。針對該需求,本文對FPGA配置數據校驗和SEU效應偵測進行了研究。并根據FPGA配置數據和回讀數據的格式,設計了配置數據校驗電路和SEU效應偵測電路。其中數據的校驗,采用的是循環冗余校驗CRC(Cyclic Redundancy Check)算法。 電路首先用ModelSim SE6.0進行功能仿真;其次采用smic18 tt CMOS工藝庫和Synopsys公司的Design Compiler進行綜合,并做了綜合后的仿真。實驗結果表明,在滿足時序和占用合理面積的約束條件下,電路可以實現配置數據校驗和SEU效應偵測的功能,并且工作頻率可達166MHz,滿足設計要求。 關鍵詞:FPGA;配置; 回讀; CRC; SEU

立即下載此資源

提示:下載后請用壓縮軟件解壓,推薦使用 WinRAR 或 7-Zip

資源說明

?? 下載說明

  • 下載需消耗 2積分
  • 24小時內重復下載不扣分
  • 支持斷點續傳
  • 資源永久有效

?? 使用說明

  • 下載后用解壓軟件解壓
  • 推薦 WinRAR 或 7-Zip
  • 如有密碼請查看說明
  • 解壓后即可使用

?? 積分獲取

  • 上傳資源獲得積分
  • 每日簽到免費領取
  • 邀請好友注冊獎勵
  • 查看詳情 →

相關標簽

點擊標簽查看更多相關資源:

相關資源推薦