FIR數字濾波器設計與仿真 - 免費下載

技術資料資源 文件大小:131 K

?? 資源詳細信息

文件格式
未知
所屬分類
上傳用戶
上傳時間
文件大小
131 K
所需積分
2 積分
推薦指數
??? (3/5)

?? 溫馨提示:本資源由用戶 bluedrops 上傳分享,僅供學習交流使用。如有侵權,請聯系我們刪除。

資源簡介

基于Verilog HDL的FIR數字濾波器設計與仿真 本文主要分析了FIR 數字濾波器的基本結構和硬件構成特點, 簡要介紹了FIR 濾波器實現的方式優缺點; 結合Altera 公司的Stratix 系列產品的特點, 以一個基于MAC 的8 階FIR 數字濾波器的設計為例, 給出了使用Verilog 硬件描述語言進 行數字邏輯設計的過程和方法, 并且在QuartusII 的集成開發環境下編寫HDL 代碼, 進行綜合; 利用QuartusII 內部的仿真器 對設計做脈沖響應仿真和驗證。 數字濾波器是語音與圖像處理、模式識別、雷達信號處理、 頻譜分析等應用中的一種基本的處理部件, 它能滿足波器對幅 度和相位特性的嚴格要求, 避免模擬濾波器所無法克服的電壓 漂移、溫度漂移和噪聲等問題。有限沖激響應(FIR)濾波器能在 設計任意幅頻特性的同時保證嚴格的線性相位特性。

立即下載此資源

提示:下載后請用壓縮軟件解壓,推薦使用 WinRAR 或 7-Zip

資源說明

?? 下載說明

  • 下載需消耗 2積分
  • 24小時內重復下載不扣分
  • 支持斷點續傳
  • 資源永久有效

?? 使用說明

  • 下載后用解壓軟件解壓
  • 推薦 WinRAR 或 7-Zip
  • 如有密碼請查看說明
  • 解壓后即可使用

?? 積分獲取

  • 上傳資源獲得積分
  • 每日簽到免費領取
  • 邀請好友注冊獎勵
  • 查看詳情 →

相關標簽

點擊標簽查看更多相關資源:

相關資源推薦