優秀碩士論文,基于FPGA的雷達信號模擬器設計,對學FPGA的,特別是學雷達的同學有很好的參考價值
資源簡介:優秀碩士論文,基于FPGA的雷達信號模擬器設計,對學FPGA的,特別是學雷達的同學有很好的參考價值
上傳時間: 2013-08-10
上傳用戶:dianxin61
資源簡介:隨著信號處理技術的進步和電子技術的發展,雷達信號偵察接收機逐漸從模擬體制向數字體制轉變。軟件無線電概念的提出,促使雷達偵察接收機朝大帶寬、全截獲方向發展,現有的串行信號處理體制已經很難滿足系統要求。FPGA器件的出現,為實現寬帶雷達信號偵察數字...
上傳時間: 2013-06-13
上傳用戶:Divine
資源簡介:基于matlab的gps信號模擬器設計,產生GPS中頻信號
上傳時間: 2016-07-14
上傳用戶:bruce5996
資源簡介:基于FPGA的函數信號發生器設計,詳細系統流程
上傳時間: 2017-08-10
上傳用戶:sauno
資源簡介:實現了基于FPGA的DDS信號源設計,能同時兩路輸出,輸出波形包括正弦波、三角波、方波和鋸齒波,且其頻率和相位均可調,還能計算兩路輸出信號的相位差。
上傳時間: 2022-04-21
上傳用戶:
資源簡介:一種基于TMS320C6416和FPGA的實時雷達信號模擬器設計
上傳時間: 2013-09-06
上傳用戶:d815185728
資源簡介:一種基于TMS320C6416和FPGA的實時雷達信號模擬器設計
上傳時間: 2015-05-29
上傳用戶:趙云興
資源簡介:互聯網、移動通信、星基導航是21世紀信息社會的三大支柱產業,而GPS系統的技術水平和發展歷程代表著全世界衛星導航系統的發展狀況。目前,我國已經成為GPS的使用大國,衛星導航產業鏈也已基本形成。然而,我們對GPS核心技術的研究還不夠深入,我國GPS產品的核...
上傳時間: 2013-04-24
上傳用戶:1583060504
資源簡介:雷達信號處理是雷達系統的重要組成部分。在數字信號處理技術飛速發展的今天,雷達信號處理中也普遍使用數字信號處理技術。而現場可編程門陣列(FPGA)在數字信號處理中的廣泛應用,使得FPGA在雷達信號處理中也占據了重要地位。 針對脈壓雷達信號處理的FPGA實...
上傳時間: 2013-06-24
上傳用戶:lingzhichao
資源簡介:隨著信息技術的飛速發展,人們對數據采集、信號處理的要求越來越高:不僅要求高速、高精度和高實時,還要求數據采集,處理設備便攜化、網絡化和智能化,并具有友好的人機界面。傳統的8/16位單片機因資源極度受限,難以滿足上述要求;而傳統的信號處理過程都是...
上傳時間: 2013-04-24
上傳用戶:Shoen
資源簡介:為了實現低成本的MEMS慣性測量組合應用于現有應用系統或測試系統,提出了一種基于FPGA的MIMU信號處理技術方案,并完成系統的軟硬件設計。該系統實現了采集現有MIMU輸出的RS422數字信號,將其轉換為目前激光或光纖陀螺的脈沖調制頻率信號,使之能夠應用于現有...
上傳時間: 2013-10-13
上傳用戶:yulg
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用...
上傳時間: 2013-11-06
上傳用戶:songkun
資源簡介:基于VHDL+FPGA的DDS信號發生設計,已經通過調式
上傳時間: 2016-11-02
上傳用戶:aa17807091
資源簡介:基于FPGA的2FSK信號發生器的設計.doc
上傳時間: 2014-11-29
上傳用戶:ippler8
資源簡介:基于FPGA的QPSK信號源的設計與實現
上傳時間: 2017-08-06
上傳用戶:songnanhua
資源簡介:一般由信源發出的數字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產生碼間干擾進而直接影響傳輸的可靠性,因而要對其進行編碼以便傳輸。傳統的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路...
上傳時間: 2013-05-26
上傳用戶:teddysha
資源簡介:一般由信源發出的數字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產生碼間干擾進而直接影響傳輸的可靠性,因而要對其進行編碼以便傳輸。傳統的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路...
上傳時間: 2013-04-24
上傳用戶:siguazgb
資源簡介:基于FPGA的LCD&VGA控制器設計 字數不夠
上傳時間: 2013-08-05
上傳用戶:ginani
資源簡介:基于FPGA的樂曲發生器電路設計 附含源代碼(quartersii環境下運行)
上傳時間: 2013-08-07
上傳用戶:pwcsoft
資源簡介:基于FPGA的DDS信號發生器的簡單實現。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。 DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。
上傳時間: 2013-08-13
上傳用戶:zl5712176
資源簡介:為了滿足對隨機數性能有一定要求的系統能夠實時檢測隨機數性能的需求,提出了一種基于FPGA的隨機數性能檢測設計方案。根據NIST的測試標準,采用基于統計的方法,在FPGA內部實現了對隨機序列的頻率測試、游程測試、最大游程測試、離散傅里葉變換測試和二元矩陣...
上傳時間: 2013-11-13
上傳用戶:lliuhhui
資源簡介:基于FPGA的數字濾波系統設計
上傳時間: 2013-11-07
上傳用戶:erkuizhang
資源簡介:為了實現低成本的MEMS慣性測量組合應用于現有應用系統或測試系統,提出了一種基于FPGA的MIMU信號處理技術方案,并完成系統的軟硬件設計。該系統實現了采集現有MIMU輸出的RS422數字信號,將其轉換為目前激光或光纖陀螺的脈沖調制頻率信號,使之能夠應用于現有...
上傳時間: 2013-10-13
上傳用戶:cursor
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用...
上傳時間: 2013-12-22
上傳用戶:forzalife
資源簡介:基于FPGA的誤碼率測試儀設計基于FPGA的誤碼率測試儀設計
上傳時間: 2013-08-02
上傳用戶:1159797854
資源簡介:為了滿足對隨機數性能有一定要求的系統能夠實時檢測隨機數性能的需求,提出了一種基于FPGA的隨機數性能檢測設計方案。根據NIST的測試標準,采用基于統計的方法,在FPGA內部實現了對隨機序列的頻率測試、游程測試、最大游程測試、離散傅里葉變換測試和二元矩陣...
上傳時間: 2015-01-01
上傳用戶:瓦力瓦力hong
資源簡介:基于FPGA的數字濾波系統設計
上傳時間: 2015-01-01
上傳用戶:fudong911
資源簡介:UCLINUX2.6核下的vga驅動。基于framebuffer機理。硬件設計采用基于FPGA的軟核NIOSII設計。
上傳時間: 2015-10-03
上傳用戶:拔絲土豆
資源簡介:基于FPGA的分頻器設計,已經通過了仿真(VHDL語言編寫)
上傳時間: 2013-12-14
上傳用戶:haoxiyizhong
資源簡介:基于AD9850的DDS信號源設計,輸出信號穩定,失真度小
上傳時間: 2015-12-21
上傳用戶:liansi