為了在CDMA系統(tǒng)中更好地應(yīng)用QDPSK數(shù)字調(diào)制方式,在分析四相相對(duì)移相(QDPSK)信號(hào)調(diào)制解調(diào)原理的基礎(chǔ)上,設(shè)計(jì)了一種QDPSK調(diào)制解調(diào)電路,它包括串并轉(zhuǎn)換、差分編碼、四相載波產(chǎn)生和選相、相干解調(diào)、差分譯碼和并串轉(zhuǎn)換電路。在MAX+PLUSⅡ軟件平臺(tái)上,進(jìn)行了編譯和波形仿真。綜合后下載到復(fù)雜可編程邏輯器件EPM7128SLC84-15中,測(cè)試結(jié)果表明,調(diào)制電路能正確選相,解調(diào)電路輸出數(shù)據(jù)與QDPSK調(diào)制輸入數(shù)據(jù)完全一致,達(dá)到了預(yù)期的設(shè)計(jì)要求。
資源簡(jiǎn)介:為了在CDMA系統(tǒng)中更好地應(yīng)用QDPSK數(shù)字調(diào)制方式,在分析四相相對(duì)移相(QDPSK)信號(hào)調(diào)制解調(diào)原理的基礎(chǔ)上,設(shè)計(jì)了一種QDPSK調(diào)制解調(diào)電路,它包括串并轉(zhuǎn)換、差分編碼、四相載波產(chǎn)生和選相、相干解調(diào)、差分譯碼和并串轉(zhuǎn)換電路。在MAX+PLUSⅡ軟件平臺(tái)上,進(jìn)行了編譯...
上傳時(shí)間: 2014-01-13
上傳用戶:qoovoop
資源簡(jiǎn)介:為了在CDMA系統(tǒng)中更好地應(yīng)用QDPSK數(shù)字調(diào)制方式,在分析四相相對(duì)移相(QDPSK)信號(hào)調(diào)制解調(diào)原理的基礎(chǔ)上,設(shè)計(jì)了一種QDPSK調(diào)制解調(diào)電路,它包括串并轉(zhuǎn)換、差分編碼、四相載波產(chǎn)生和選相、相干解調(diào)、差分譯碼和并串轉(zhuǎn)換電路。在MAX+PLUSⅡ軟件平臺(tái)上,進(jìn)行了編譯...
上傳時(shí)間: 2013-10-28
上傳用戶:jyycc
資源簡(jiǎn)介:該文檔為基于FPGA的QPSK調(diào)制解調(diào)電路設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)介文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-11-19
上傳用戶:qingfengchizhu
資源簡(jiǎn)介:基于SystemView的DSB調(diào)制解調(diào)系統(tǒng)設(shè)計(jì),DSB調(diào)制解調(diào)
上傳時(shí)間: 2019-04-24
上傳用戶:麥克勞林
資源簡(jiǎn)介:基于FPGA的FSK調(diào)制解調(diào)器設(shè)計(jì)? ? ? ? ? ? ? ? ?
上傳時(shí)間: 2022-07-12
上傳用戶:
資源簡(jiǎn)介:數(shù)字調(diào)制解調(diào)技術(shù)在數(shù)字通信中占有非常重要的地位,數(shù)字通信技術(shù)與FPGA的結(jié)合是現(xiàn)代通信系統(tǒng)發(fā)展的一個(gè)必然趨勢(shì)。文中介紹了QPSK調(diào)制解調(diào)的原理,并基于FPGA實(shí)現(xiàn)了QPSK調(diào)制解調(diào)電路。
上傳時(shí)間: 2013-07-03
上傳用戶:1142895891
資源簡(jiǎn)介:現(xiàn)代通信系統(tǒng)要求通信距離遠(yuǎn)、通信容量大、傳輸質(zhì)量好。作為其關(guān)鍵技術(shù)之一的調(diào)制解調(diào)技術(shù)一直是人們研究的一個(gè)重要方向。用FPGA實(shí)現(xiàn)調(diào)制解調(diào)器具有體積小、功耗低、集成度高、可軟件升級(jí)、抗干擾能力強(qiáng)的特點(diǎn),符合未來(lái)通信技術(shù)發(fā)展的方向。論文從以下幾個(gè)方...
上傳時(shí)間: 2013-04-24
上傳用戶:lepoke
資源簡(jiǎn)介:正交頻分復(fù)用(OFDM)技術(shù)是一種多載波數(shù)字調(diào)制技術(shù),具有頻譜利用率高、抗多徑干擾能力強(qiáng)、成本低等特點(diǎn),適合無(wú)線通信的高速化、寬帶化及移動(dòng)化的需求,將成為下一代無(wú)線通信系統(tǒng)(4G)的核心調(diào)制傳輸技術(shù)。 本文首先描述了OFDM技術(shù)的基本原理。對(duì)OFDM的調(diào)制解...
上傳時(shí)間: 2013-07-25
上傳用戶:14786697487
資源簡(jiǎn)介:正交頻分復(fù)用(OFDM)技術(shù)是一種多載波數(shù)字調(diào)制技術(shù),具有頻譜利用率高、抗多徑干擾能力強(qiáng)、成本低等特點(diǎn),適合無(wú)線通信的高速化、寬帶化及移動(dòng)化的需求,將成為下一代無(wú)線通信系統(tǒng)(4G)的核心調(diào)制傳輸技術(shù)。 本文首先描述了OFDM技術(shù)的基本原理。對(duì)OFDM的調(diào)制解...
上傳時(shí)間: 2013-04-24
上傳用戶:vaidya1bond007b1
資源簡(jiǎn)介:現(xiàn)代通信系統(tǒng)要求通信距離遠(yuǎn)、通信容量大、傳輸質(zhì)量好。作為其關(guān)鍵技術(shù)之一的調(diào)制解調(diào)技術(shù)一直是人們研究的一個(gè)重要方向。用FPGA實(shí)現(xiàn)調(diào)制解調(diào)器具有體積小、功耗低、集成度高、可軟件升級(jí)、抗干擾能力強(qiáng)的特點(diǎn),符合未來(lái)通信技術(shù)發(fā)展的方向。論文從以下幾個(gè)方...
上傳時(shí)間: 2013-07-21
上傳用戶:moonkoo7
資源簡(jiǎn)介:一種基于PWM的電壓輸出DAC電路設(shè)計(jì) 對(duì)實(shí)際應(yīng)用中的脈寬調(diào)制(PWM)波形的頻譜進(jìn)行了理論分析
上傳時(shí)間: 2017-04-20
上傳用戶:Pzj
資源簡(jiǎn)介:眾所周知,信息傳輸?shù)暮诵膯?wèn)題是有效性和可靠性,調(diào)制解調(diào)技術(shù)的發(fā)展正是體現(xiàn)了這一思想。從最早的模擬調(diào)幅調(diào)頻技術(shù)的日益完善,到現(xiàn)在數(shù)字調(diào)制技術(shù)的廣泛運(yùn)用,使得信息的傳輸更為有效和可靠。QAM調(diào)制作為一種新的調(diào)制技術(shù),因其具有很高的頻帶利用率而得到...
上傳時(shí)間: 2013-04-24
上傳用戶:talenthn
資源簡(jiǎn)介:眾所周知,信息傳輸?shù)暮诵膯?wèn)題是有效性和可靠性,調(diào)制解調(diào)技術(shù)的發(fā)展正是體現(xiàn)了這一思想。從最早的模擬調(diào)幅調(diào)頻技術(shù)的日益完善,到現(xiàn)在數(shù)字調(diào)制技術(shù)的廣泛運(yùn)用,使得信息的傳輸更為有效和可靠。QAM調(diào)制作為一種新的調(diào)制技術(shù),因其具有很高的頻帶利用率而得到...
上傳時(shí)間: 2013-06-12
上傳用戶:q123321
資源簡(jiǎn)介:一種基于 PWM的直流電機(jī)驅(qū)動(dòng) 電路設(shè)計(jì)
上傳時(shí)間: 2013-07-20
上傳用戶:alia
資源簡(jiǎn)介:本文件是基于FPGA的QPSK調(diào)制解調(diào)性能仿真
上傳時(shí)間: 2013-08-22
上傳用戶:541657925
資源簡(jiǎn)介:基于FPGA的樂(lè)曲硬件演奏電路設(shè)計(jì)的實(shí)現(xiàn),有完整的VHDL代碼,并有PDF詳細(xì)說(shuō)明如何下載及跳線設(shè)置,并“梁祝”在GW48系列開(kāi)發(fā)平臺(tái)上下載調(diào)試成功。音樂(lè)優(yōu)美
上傳時(shí)間: 2013-08-30
上傳用戶:zhangzhenyu
資源簡(jiǎn)介:基于CPLD的多功能信號(hào)發(fā)生器設(shè)計(jì).PDF
上傳時(shí)間: 2013-09-02
上傳用戶:lnnn30
資源簡(jiǎn)介:基于8279的鍵盤(pán)和顯示電路設(shè)計(jì)
上傳時(shí)間: 2013-11-03
上傳用戶:貓愛(ài)薛定諤
資源簡(jiǎn)介:一種基于FPGA的曼徹斯特編譯碼電路設(shè)計(jì)
上傳時(shí)間: 2013-11-14
上傳用戶:geshaowei
資源簡(jiǎn)介:一種基于FPGA的曼徹斯特編譯碼電路設(shè)計(jì)
上傳時(shí)間: 2013-11-18
上傳用戶:洛木卓
資源簡(jiǎn)介:基于DS1302的數(shù)碼管時(shí)鐘電路設(shè)計(jì)源程序,使用C51語(yǔ)言編寫(xiě),可以用于MCS8051單片機(jī)
上傳時(shí)間: 2013-12-19
上傳用戶:CSUSheep
資源簡(jiǎn)介:基于CPLD的多功能信號(hào)發(fā)生器設(shè)計(jì).PDF
上傳時(shí)間: 2014-01-14
上傳用戶:cursor
資源簡(jiǎn)介:基于FPGA的樂(lè)曲硬件演奏電路設(shè)計(jì)的實(shí)現(xiàn),有完整的VHDL代碼,并有PDF詳細(xì)說(shuō)明如何下載及跳線設(shè)置,并“梁祝”在GW48系列開(kāi)發(fā)平臺(tái)上下載調(diào)試成功。音樂(lè)優(yōu)美
上傳時(shí)間: 2015-08-18
上傳用戶:zm7516678
資源簡(jiǎn)介:這是我編寫(xiě)的基于Matlab的QPSK調(diào)制解調(diào)的仿真程序,希望對(duì)大家有所幫助
上傳時(shí)間: 2015-11-19
上傳用戶:偷心的海盜
資源簡(jiǎn)介:基于MATLAB的2fsk調(diào)制解調(diào)M文件
上傳時(shí)間: 2014-08-20
上傳用戶:zjf3110
資源簡(jiǎn)介:基于DS1302的數(shù)碼管時(shí)鐘電路設(shè)計(jì)LED數(shù)碼管時(shí)鐘電路采用24h計(jì)時(shí)方式,時(shí)、分、秒用六位數(shù)碼管顯示,其中小時(shí)、分、秒之間用小數(shù)點(diǎn)分開(kāi)。該電路采用AT89C52單片機(jī)和DS1302實(shí)時(shí)時(shí)鐘芯片,使用5V電源進(jìn)行供電,使用兩個(gè)按鍵進(jìn)行調(diào)時(shí),調(diào)整過(guò)程中被調(diào)節(jié)的分鐘或時(shí)...
上傳時(shí)間: 2016-04-17
上傳用戶:lunshaomo
資源簡(jiǎn)介:本文件是基于FPGA的QPSK調(diào)制解調(diào)性能仿真
上傳時(shí)間: 2016-05-08
上傳用戶:二驅(qū)蚊器
資源簡(jiǎn)介:基于FPGA的QPSK調(diào)制解調(diào)的技術(shù)實(shí)現(xiàn)PDF論文.
上傳時(shí)間: 2016-05-16
上傳用戶:hjshhyy
資源簡(jiǎn)介:QPSK的VHDL調(diào)制解調(diào) FPGA設(shè)計(jì)思路思想
上傳時(shí)間: 2017-02-21
上傳用戶:jkhjkh1982
資源簡(jiǎn)介:基于S3C2410的TFT-LCD驅(qū)動(dòng)電路設(shè)計(jì)
上傳時(shí)間: 2017-04-07
上傳用戶:梧桐