當(dāng)你認(rèn)為你已經(jīng)掌握了PCB 走線的特征阻
抗Z0,緊接著一份數(shù)據(jù)手冊告訴你去設(shè)計(jì)
一個(gè)特定的差分阻抗。令事情變得更困難的
是,它說:“……因?yàn)閮筛呔€之間的耦合
可以降低有效阻抗,使用50Ω的設(shè)計(jì)規(guī)則
來得到一個(gè)大約80Ω的差分阻抗!”這的確
讓人感到困惑!
這篇文章向你展示什么是差分阻抗。除此之
外,還討論了為什么是這樣,并且向你展示
如何正確地計(jì)算它。
單線:
圖1(a)演示了一個(gè)典型的單根走線。其特
征阻抗是Z0,其上流經(jīng)的電流為i。沿線任
意一點(diǎn)的電壓為V=Z0*i( 根據(jù)歐姆定律)。
一般情況,線對:
圖1(b)演示了一對走線。線1 具有特征阻
抗Z11,與上文中Z0 一致,電流i1。線2
具有類似的定義。當(dāng)我們將線2 向線1 靠
近時(shí),線2 上的電流開始以比例常數(shù)k 耦合
到線1 上。類似地,線1 的電流i1 開始以
同樣的比例常數(shù)耦合到線2 上。每根走線上
任意一點(diǎn)的電壓,還是根據(jù)歐姆定律,