亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? synth_main.vhd

?? 用fpga實(shí)現(xiàn)fft
?? VHD
字號:
library ieee ;
use ieee.std_logic_1164.all ;
use ieee.std_logic_arith.all ;
use work.butter_lib.all ;
use ieee.std_logic_unsigned.all ;

entity synth_main is
port (
      data_io : in std_logic_vector(31 downto 0);
      final_op : out std_logic_vector(31 downto 0) ;
      clock_main,clock,enbl,reset,init : in std_logic) ;     
end synth_main ;

architecture rtl of synth_main is 
signal shft , waves : std_logic_vector(3 downto 0) ;

component subtractor 
  port ( 
       a : in std_logic_vector (31 downto 0) ;
       b : in std_logic_vector (31 downto 0) ;
       clock , rst_sub , sub_en : in std_logic ;
       a_smaller , fin_sub , num_zero : out std_logic ;
       zero_detect : out std_logic_vector(1 downto 0) ;
       sub : out std_logic_vector (8 downto 0);
       change : out std_logic ) ;
end component ;

component swap
 port (
       a : in std_logic_vector (31 downto 0) ;
       b : in std_logic_vector (31 downto 0) ;
       clock : in std_logic ;
       rst_swap , en_swap : in std_logic ;
       finish_swap : out std_logic ;
       d : out std_logic_vector (31 downto 0) ;
       large_exp : out std_logic_vector (7 downto 0) ;
       c  : out std_logic_vector (32 downto 0 ) ) ;
end component ;

 
component shift2
 port (
       sub_control : in std_logic_vector (8 downto 0) ;	
       c_in  : in std_logic_vector (32 downto 0) ;
       shift_out : out std_logic_vector (31 downto 0) ;
       clock , shift_en , rst_shift : in std_logic ;
       finish_out : out std_logic ) ;
end component ;

component control_main
 port ( 
       a_small , sign_a , sign_b : in std_logic ;
       sign_out , add_sub , reset_all : out std_logic ;
       en_sub , en_swap , en_shift , addpulse , normalise : out std_logic ;
       fin_sub , fin_swap , finish_shift , add_finish , end_all : in std_logic ;
       clock_main , clock , reset , enbl , zero_num , change : in std_logic ) ;
end component ;

component summer 
 port ( 
       num1 , num2 : in std_logic_vector (31 downto 0) ;
       exp : in std_logic_vector (7 downto 0) ;
       addpulse_in , addsub , rst_sum : in std_logic ;
       add_finish : out std_logic ;
       sumout : out std_logic_vector ( 32 downto 0) ) ;
end component ;

component normalize
 port ( 
      a , b : in std_logic_vector (31 downto 0) ;
      numb : in std_logic_vector (32 downto 0) ;
      exp : in std_logic_vector (7 downto 0) ;
      signbit , addsub , clock , en_norm , rst_norm  : in std_logic  ;
      zero_detect : in std_logic_vector(1 downto 0) ;
      exit_n : out std_logic ;
      normal_sum : out std_logic_vector (31 downto 0) ) ;
end component ;

component but_gen
port (
      add_incr , add_clear , stagedone : in std_logic ;
      but_butterfly : out std_logic_vector(3 downto 0) ) ;
end component ;

component stage_gen 
port (
      add_staged , add_clear : in std_logic ;
      st_stage : out std_logic_vector(1 downto 0) ) ;  
end component ;

component iod_staged is
port (
      but_fly : in std_logic_vector(3 downto 0) ;
      stage_no : in std_logic_vector(1 downto 0) ;
      add_incr , io_mode  : in std_logic ;
      add_iod , add_staged , add_fftd : out std_logic ; 
      butterfly_iod : out std_logic_vector(3 downto 0) ) ;
end component ;

component baseindex
port (
      ind_butterfly : in std_logic_vector(3 downto 0) ;
      ind_stage : in std_logic_vector(1 downto 0) ;
      add_fft : in std_logic ;
      fftadd_rd : out std_logic_vector(3 downto 0) ;
      c0 , c1 , c2 , c3 : in std_logic ) ; 
end component ;

component ioadd_gen
port (
      io_butterfly : in std_logic_vector(3 downto 0) ;
      add_iomode , add_ip , add_op : in std_logic ;
      base_ioadd : out std_logic_vector(3 downto 0) ) ;
end component ;

component mux_add 
port (
      a , b : in std_logic_vector(3 downto 0) ;
      sel : in std_logic ;
      q : out std_logic_vector(3 downto 0) ) ;
end component ;

component ram_shift
port (
      data_in : in std_logic_vector(3 downto 0) ;
      clock_main : in std_logic ;
      data_out : out std_logic_vector(3 downto 0) ) ;
end component ;

component cycles
port (
      clock_main , preset , c0_en , cycles_clear : in std_logic ;
      waves : out std_logic_vector(3 downto 0) ) ;
end component ;

component counter 
port (
      c : out std_logic_vector(2 downto 0) ;
      disable , clock_main , reset : in std_logic) ;
end component ;


component mult_clock
port (
      clock_main , mult1_c0 , mult1_iomode , mult_clear : in std_logic ;
      mult1_addincr : out std_logic ) ;
end component ;

component cont_gen 
port (
      con_staged , con_iod , con_fftd , con_init : in std_logic ;
      con_ip , con_op , con_iomode , con_fft : out std_logic ;
      con_enbw , con_enbor , c0_enable , con_preset : out std_logic ;
      con_clear , disable : out std_logic ;
      c0 , clock_main : in std_logic ;
      en_rom , en_romgen , reset_counter : out std_logic ; 
      con_clkcount : in std_logic_vector(2 downto 0) ) ;
end component ;

component and_gates 
port (
      waves_and : in std_logic_vector(3 downto 0) ;
      clock_main , c0_en : in std_logic ;
      c0,c1,c2,c3 : out std_logic ;
      c0_c1,c2_c3,c0_c2,c1_c3 : out std_logic ) ;
end component ;

component r_block
port (
       data : in std_logic_vector(31 downto 0) ;
       trigger : in std_logic ;
       r_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component l_block
port (
       data_l : in std_logic_vector(31 downto 0) ;
       trigger_l : in std_logic ;
       l_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component level_edge  
 port (
       data_edge : in std_logic_vector(31 downto 0) ;
       trigger_edge : in std_logic ;
       edge_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component mux 
port (
       d0 , d1 : in std_logic_vector(31 downto 0) ;
       mux_out : out std_logic_vector(31 downto 0) ;
       choose : in std_logic ) ;
end component ;

component negate 
port (
       neg_in : in std_logic_vector(31 downto 0) ;
       neg_en , clock_main : in std_logic ;
       neg_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component multiply
port(
      num_mux , num_rom : in std_logic_vector(31 downto 0) ;
      clock  : in std_logic ;
      mult_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component divide
port (
       data_in : in std_logic_vector(31 downto 0) ;
       data_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component romadd_gen is
port (
      io_rom,c0,c1,c2,c3 : in std_logic ;
      stage_rom : in std_logic_vector(1 downto 0) ;
      butterfly_rom : in std_logic_vector(3 downto 0) ;
      romadd : out std_logic_vector(2 downto 0) ;
      romgen_en : in std_logic );
end component ;

component reg_dpram is
port (
      data_fft , data_io : in std_logic_vector (31 downto 0);
      q : out std_logic_vector (31 downto 0);
      clock , io_mode : in std_logic;
      we , re : in std_logic;
      waddress: in std_logic_vector (3 downto 0);
      raddress: in std_logic_vector (3 downto 0));
end component ;

component rom is
port (
      clock , en_rom : in std_logic ;
      romadd : in std_logic_vector(2 downto 0) ;
      rom_data : out std_logic_vector(31 downto 0) ) ;
end component ;

component print_result is
port (clock,op : in std_logic ;
      fin_res : out std_logic_vector(31 downto 0) ;
      result : in std_logic_vector(31 downto 0));
end component ;

begin

result : print_result port map (clock_main,op,final_op,ram_data) ;
but : but_gen port map (incr , clear , staged ,butterfly_iod) ;
stg : stage_gen port map (staged , clear , stage) ;
iod_stgd : iod_staged port map(butterfly_iod,stage,incr,io_mode,iod,staged,fftd,butterfly) ; 
base : baseindex port map (butterfly , stage , fft_en , fftadd_rd , c0 , c1 , c2 , c3) ;
ioadd : ioadd_gen port map (butterfly , io_mode , ip , op , io_add) ;
ram_shift1 : ram_shift port map (fftadd_rd , clock_main , shift1) ;
ram_shift2 : ram_shift port map (shift1 , clock_main , shft) ;
ram_shift3 : ram_shift port map (shft , clock_main , shift3) ;
ram_shift4 : ram_shift port map (shift3 , clock_main ,shift4) ;
ram_shift5 : ram_shift port map (shift4 , clock_main , shift5) ;
--ram_shift6 : ram_shift port map (shift5 , clock_main , shift6) ;
multx1 : mux_add port map (shift5 , io_add , io_mode , ram_wr) ;
multx2 : mux_add port map (fftadd_rd , io_add , io_mode , ram_rd) ;
cyc : cycles port map (clock_main , preset , c0_en , cyc_clear , waves) ;
gates : and_gates port map(waves,clock_main,c0_en,c0,c1,c2,c3,c0_c1,c2_c3,c0_c2,c1_c3) ;
cnt : counter port map (clk_count , disable , clock_main , reset_count) ; 
mux_clock : mult_clock port map (clock_main , c0 , io_mode , clear , incr) ;
control : cont_gen port map (staged , iod , fftd , init , ip , op , io_mode , fft_en ,
enbw , enbor , c0_en , preset , clear , disable , c0 , clock_main ,rom_en,romgen_en,reset_count,clk_count) ;

reg_ram : reg_dpram port map (out_data,data_io,ram_data,clock_main,io_mode,enbw,enbor,ram_wr,ram_rd) ;

f1 : r_block port map (ram_data , c0 , d2) ;
f2 : l_block port map (ram_data , c1 , d3) ;
f3 : r_block port map (ram_data , c2 , d4) ;
f4 : r_block port map (ram_data , c3 , d5) ;
f5 : r_block port map (d8 , c1_c3 , d9) ;
f6 : l_block port map (d8 , c0_c2 , d10) ;
f7 : l_block port map (d12 , c3 , d13) ;
f8 : l_block port map (d12 , c1 , d14) ;
f9 : r_block port map (d17 , clock_main , d18) ;
f10 : r_block port map (data_rom , clock_main , rom_ff) ;
mux1 : mux port map (d2 , d3 , d6 , c2_c3) ;
mux2 : mux port map (d4 , d5 , d7 , c1_c3) ;
mux3 : mux port map (d13 , d14 , d15 , c1_c3) ;
neg1 : negate port map (d10 , c0_c1 ,clock_main , d11) ;
neg2 : negate port map (d15 , c0_c1 ,clock_main , d16) ;
mult1 : multiply port map (d6 , rom_ff , clock_main , d8) ;
div : divide port map (d18 , d19) ;
f11 : level_edge port map (d19,clock_main,out_data) ;

rom_add1 : romadd_gen port map (io_mode,c0,c1,c2,c3,stage,butterfly,rom_add,romgen_en) ;
rom1 : rom port map (clock ,rom_en,rom_add,data_rom) ;

b11 : subtractor port map ( d16 , d7 , clock , rstb , ensubb , a_smallb , finsubb , numzerob , zerodetectb , subb ,  changeb) ;
b2 : swap port map ( a=>d16 , b=>d7 , clock=>clock , rst_swap=>rstb , en_swap=>enswapb , finish_swap=>finswapb , d=>swap_num2b , large_exp=>expb , c=>swap_num1b ) ;
b4 : shift2 port map (sub_control=>subb , c_in=>swap_num1b , shift_out=>shift_outb , clock=>clock , shift_en=>enshiftb,
rst_shift=>rstb , finish_out=>finshiftb ) ;
b5 : control_main port map ( a_smallb , d16(31) , d7(31) , signbitb , addsubb , rstb , ensubb , 
enswapb , enshiftb , addpulseb , normaliseb , finsubb , finswapb , finshiftb ,finish_sumb , end_allb , 
clock_main , clock , reset , enbl , numzerob , changeb ) ;
b6 : summer port map ( shift_outb , swap_num2b , expb , addpulseb , addsubb , rstb , finish_sumb , sum_outb ) ;
b7 : normalize port map (d16 , d7 , sum_outb , expb , signbitb , addsubb , clock , normaliseb , rstb , zerodetectb , end_allb , d17) ;

a1 : subtractor port map ( d9 ,  d11 , clock , rst , ensub , a_small , finsub , numzero , zerodetect , suba , changea) ;
a2 : swap port map (d9 ,d11 ,clock ,rst ,enswap , finswap ,swap_num2 , exp , swap_num1 ) ;
a4 : shift2 port map (suba ,swap_num1 ,shift_outa ,clock , enshift , rst , finshift ) ;
a5 : control_main port map ( a_small , d9(31) , d11(31) , signbit , addsub , rst , ensub , 
enswap , enshift , addpulse , normalise , finsub , finswap , finshift ,finish_sum , end_all , 
clock_main , clock , reset , enbl , numzero , changea ) ;
a6 : summer port map ( shift_outa , swap_num2 , exp , addpulse , addsub , rst , finish_sum , sum_out ) ;
a7 : normalize port map (d9 , d11 , sum_out , exp , signbit , addsub , clock , normalise , rst , zerodetect , end_all , d12) ;

end rtl ;

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产毛片精品一区| 亚洲视频1区2区| 国产精品无码永久免费888| 1区2区3区国产精品| 天堂资源在线中文精品| 国产麻豆视频一区二区| 欧美系列在线观看| 国产亚洲欧美日韩日本| 亚洲图片有声小说| 国产一区二区三区黄视频 | 日韩免费福利电影在线观看| 国产日韩精品一区二区三区| 亚洲一区二区在线免费观看视频| 精品一区二区三区视频在线观看| 99视频有精品| 欧美一区二区私人影院日本| 中文字幕一区二区三区四区 | 日韩西西人体444www| 国产亲近乱来精品视频| 午夜精品久久久久久久 | 亚洲欧美电影一区二区| 麻豆精品一区二区三区| 99国产精品久久久| 精品国产91洋老外米糕| 一区二区三区在线免费视频| 国产伦精品一区二区三区免费迷 | 日本不卡一二三| 91影院在线观看| 26uuu精品一区二区三区四区在线| 亚洲精品网站在线观看| 国产一区二区三区综合| 91精品在线免费| 亚洲免费观看在线观看| 国产一区二区三区免费观看| 欧美日韩成人高清| 亚洲免费av网站| 高潮精品一区videoshd| 日韩一区二区电影| 亚洲一区二区三区四区中文字幕| 国产成人精品三级麻豆| 日韩免费看网站| 午夜视频一区二区| 色域天天综合网| 国产精品久久久久7777按摩| 国产高清精品在线| 精品国产sm最大网站| 免费不卡在线观看| 欧美日韩亚洲国产综合| 一区二区在线看| 99久久精品免费看| 中文乱码免费一区二区| 国产一区二区中文字幕| 精品三级在线观看| 蜜臀av一区二区| 欧美久久久久久蜜桃| 亚洲综合免费观看高清完整版在线 | 欧美日韩另类一区| 亚洲精品中文在线影院| 91亚洲精品一区二区乱码| 国产欧美精品区一区二区三区 | 欧美一区二区久久| 亚洲国产乱码最新视频 | 视频一区二区中文字幕| 欧美日韩午夜影院| 亚洲亚洲人成综合网络| 91行情网站电视在线观看高清版| 国产精品高清亚洲| 成人动漫中文字幕| 国产精品久久久久aaaa| 白白色 亚洲乱淫| 国产精品国产三级国产普通话99 | 亚洲综合成人在线视频| 色婷婷久久久亚洲一区二区三区| 最新不卡av在线| 91视视频在线观看入口直接观看www| 国产精品久久久久天堂| 92国产精品观看| 亚洲女与黑人做爰| 日本道免费精品一区二区三区| 亚洲少妇最新在线视频| 在线影院国内精品| 亚洲一级在线观看| 欧美一区二区三区在线电影| 日韩av中文字幕一区二区三区| 欧美一级片免费看| 极品销魂美女一区二区三区| 精品国产乱码久久久久久闺蜜 | 26uuu亚洲综合色| 国产在线精品一区在线观看麻豆| 欧美刺激脚交jootjob| 国产在线国偷精品产拍免费yy| 2020国产精品| 国产成人精品一区二区三区网站观看| 欧美韩国日本综合| av一本久道久久综合久久鬼色| 成人欧美一区二区三区小说| 欧洲人成人精品| 免费一级欧美片在线观看| 久久综合av免费| 91小宝寻花一区二区三区| 亚洲一区免费观看| 精品国产伦一区二区三区观看体验 | 欧美性猛交一区二区三区精品 | 日韩欧美电影一二三| 国产成人精品免费在线| 一区二区三区日韩在线观看| 欧美精品粉嫩高潮一区二区| 国产一区亚洲一区| 亚洲视频网在线直播| 91精品福利在线一区二区三区| 狠狠色狠狠色综合日日91app| 国产精品免费av| 在线观看日韩电影| 久久99国产精品久久99果冻传媒| 国产亚洲欧美中文| 欧美午夜精品理论片a级按摩| 欧美aaa在线| 中文字幕在线视频一区| 欧美福利一区二区| 国产成人综合在线| 一区二区三区欧美在线观看| 日韩欧美二区三区| 色婷婷av久久久久久久| 久久99精品久久久久久| 亚洲精品成人悠悠色影视| 日韩一卡二卡三卡国产欧美| gogo大胆日本视频一区| 日韩电影免费在线看| 国产精品污网站| 欧美一级高清片| 91浏览器入口在线观看| 91国产视频在线观看| 国产做a爰片久久毛片| 亚洲精品国产品国语在线app| 久久女同互慰一区二区三区| 在线观看日韩电影| 成人免费视频一区| 麻豆国产精品一区二区三区| 亚洲黄色av一区| 国产婷婷色一区二区三区四区| 欧美日韩一区二区在线视频| 国产成人av电影在线| 蜜臀av亚洲一区中文字幕| 亚洲日本韩国一区| 久久毛片高清国产| 欧美一级高清片| 欧美色电影在线| 一本到高清视频免费精品| 国产精品一区二区你懂的| 免费在线观看精品| 亚洲二区在线视频| 尤物av一区二区| 国产精品国产成人国产三级| 久久亚洲二区三区| 日韩手机在线导航| 3atv一区二区三区| 欧美日韩另类国产亚洲欧美一级| 99精品视频在线观看| 国产成人精品一区二区三区网站观看| 美女视频第一区二区三区免费观看网站| 亚洲色欲色欲www在线观看| 国产拍欧美日韩视频二区| 欧美成人猛片aaaaaaa| 91精品国产黑色紧身裤美女| 91黄色免费看| 91高清在线观看| 在线这里只有精品| 97久久精品人人做人人爽50路| 大胆亚洲人体视频| 成人一区二区三区在线观看| 国模无码大尺度一区二区三区| 麻豆一区二区三区| 老司机午夜精品| 久久成人18免费观看| 免费成人在线影院| 蜜桃av噜噜一区| 免费观看久久久4p| 日韩国产精品久久| 日本欧美一区二区| 男女性色大片免费观看一区二区 | 欧美久久一二三四区| 91视频观看免费| 中文字幕乱码久久午夜不卡 | 亚洲天堂精品在线观看| 成人18精品视频| 亚洲人成网站影音先锋播放| 色综合网色综合| 午夜精品久久久久久久久久| 日韩一级大片在线| 国产一区二区在线观看免费| 亚洲国产精品精华液2区45| 成人av电影免费在线播放| 久久久精品国产免费观看同学| 伦理电影国产精品| 久久精品在这里| 欧美一区二区三区小说| 美女性感视频久久| 亚洲日本在线天堂| 91麻豆精品国产自产在线| 国产精品一级在线|