亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? 偽隨機數產生器.vhd

?? 最高優先級編碼器
?? VHD
字號:
---------------------------------------------------------------------------------      The following information has been generated by Exemplar Logic and--      may be freely distributed and modified.----      Design name : pseudorandom----      Purpose : This design is a pseudorandom number generator. This design --        will generate an 8-bit random number using the polynomial p(x) = x + 1.--        This system has a seed generator and will generate 2**8 - 1 unique--        vectors in pseudorandom order. These vectors are stored in a ram which--        samples the random number every 32 clock cycles. This variance of a --        priority encoded seed plus a fixed sampling frequency provides a truely--        random number.----        This design used VHDL-1993 methods for coding VHDL.------------------------------------------------------------------------------Library IEEE ;use IEEE.std_logic_1164.all ;use IEEE.std_logic_arith.all ;entity divide_by_n is   generic (data_width    : natural := 8 );   port (         data_in  : in  UNSIGNED(data_width - 1 downto 0) ;         load     : in  std_logic ;         clk      : in  std_logic ;         reset    : in  std_logic ;         divide   : out std_logic        );end divide_by_n ;architecture rtl of divide_by_n is    signal count_reg : UNSIGNED(data_width - 1 downto 0) ;  constant max_count : UNSIGNED(data_width - 1 downto 0) := (others => '1') ;  begin  cont_it :  process(clk,reset)       begin          if (reset = '1') then           count_reg <= (others => '0') ;          elsif (clk = '1' and clk'event) then            if (load = '1') then               count_reg <= data_in ;            else                count_reg <=  count_reg + "01" ;            end if ;          end if;        end process ;   divide <= '1' when count_reg = max_count else '0' ;end RTL ;Library IEEE ;use IEEE.std_logic_1164.all ;use IEEE.std_logic_arith.all ;entity dlatrg is   generic (data_width    : natural := 16 );   port (         data_in  : in  UNSIGNED(data_width - 1 downto 0) ;         clk      : in  std_logic ;         reset    : in  std_logic ;         data_out : out UNSIGNED(data_width - 1 downto 0)        );end dlatrg ;architecture rtl of dlatrg is  begin  latch_it : process(data_in,clk,reset)        begin          if (reset = '1') then            data_out <= (others => '0') ;          elsif (clk = '1') then            data_out <= data_in ;          end if;        end process ;end RTL ;Library IEEE ;use IEEE.std_logic_1164.all ;use IEEE.std_logic_arith.all ;entity lfsr is   generic (data_width    : natural := 8 );   port (         clk      : in  std_logic ;         reset    : in  std_logic ;         data_out : out UNSIGNED(data_width - 1 downto 0)        );end lfsr ;architecture rtl of lfsr is    signal feedback : std_logic ;  signal lfsr_reg : UNSIGNED(data_width - 1 downto 0) ;  begin    feedback <= lfsr_reg(7) xor lfsr_reg(0) ;  latch_it :  process(clk,reset)       begin          if (reset = '1') then           lfsr_reg <= (others => '0') ;          elsif (clk = '1' and clk'event) then            lfsr_reg <= lfsr_reg(lfsr_reg'high - 1 downto 0) & feedback ;          end if;        end process ;   data_out <= lfsr_reg ;end RTL ;Library IEEE ;use IEEE.std_logic_1164.all ;use IEEE.std_logic_arith.all ;entity priority_encoder is   generic (data_width    : natural := 25 ;            address_width : natural := 5 ) ;   port (         data    : in  UNSIGNED(data_width - 1 downto 0) ;         address : out UNSIGNED(address_width - 1 downto 0) ;         none    : out STD_LOGIC        );end priority_encoder ;architecture rtl of priority_encoder is  attribute SYNTHESIS_RETURN : STRING ;    FUNCTION to_stdlogic (arg1:BOOLEAN)  RETURN STD_LOGIC IS      BEGIN      IF(arg1) THEN        RETURN('1') ;      ELSE        RETURN('0') ;      END IF ;  END ;    function to_UNSIGNED(ARG: INTEGER; SIZE: INTEGER) return UNSIGNED is	variable result: UNSIGNED(SIZE-1 downto 0);	variable temp: integer;        attribute SYNTHESIS_RETURN of result:variable is "FEED_THROUGH" ;    begin	temp := ARG;	for i in 0 to SIZE-1 loop	    if (temp mod 2) = 1 then		result(i) := '1';	    else 		result(i) := '0';	    end if;	    if temp > 0 then		temp := temp / 2;	    else		temp := (temp - 1) / 2; 	    end if;	end loop;	return result;    end;  constant zero : UNSIGNED(data_width downto 1) := (others => '0') ;  beginPRIO :  process(data)         variable temp_address : UNSIGNED(address_width - 1 downto 0) ;         begin          temp_address := (others => '0') ;          for i in data_width - 1 downto 0 loop            if (data(i) = '1') then              temp_address := to_unsigned(i,address_width) ;              exit ;            end if ;          end loop ;          address <= temp_address ;          none <= to_stdlogic(data = zero) ;        end process ;end RTL ;Library IEEE ;use IEEE.std_logic_1164.all ;use IEEE.std_logic_arith.all ;use IEEE.std_logic_unsigned.all ;entity ram is   generic (data_width    : natural := 8 ;            address_width  : natural := 8);   port (         data_in  : in  UNSIGNED(data_width - 1 downto 0) ;         address  : in  UNSIGNED(address_width - 1 downto 0) ;         we      : in  std_logic ;		 clk     : in std_logic;         data_out : out UNSIGNED(data_width - 1 downto 0)        );end ram ;architecture rtl of ram is  type mem_type is array (2**address_width downto 0) of UNSIGNED(data_width - 1 downto 0) ;  signal mem : mem_type ;  signal addr_reg : unsigned (address_width -1 downto 0);  begin    data_out <= mem(conv_integer(addr_reg)) ;    I0 : process 	   begin       wait until clk'event and clk = '1';        if (we = '1') then          mem(conv_integer(address)) <= data_in ;        end if ;	    addr_reg <= address;    end process ;end RTL ;Library IEEE ;use IEEE.std_logic_1164.all ;use IEEE.std_logic_arith.all ;entity tbuf is   generic (data_width    : natural := 16 );   port (         data_in  : in  UNSIGNED(data_width - 1 downto 0) ;         en       : in  std_logic ;         data_out : out UNSIGNED(data_width - 1 downto 0)        );end tbuf ;architecture rtl of tbuf is  begin  three_state :  process(data_in,en)        begin          if (en = '1') then            data_out <=  data_in ;          else            data_out <= (others => 'Z') ;          end if;        end process ;end RTL ;Library IEEE ;use IEEE.std_logic_1164.all ;use IEEE.std_logic_arith.all ;entity pseudorandom is   generic (data_width    : natural := 8 );   port (         seed   : in  UNSIGNED (24 downto 0) ;         init   : in  UNSIGNED (4 downto 0) ;         load   : in  std_logic ;         clk    : in  std_logic ;         reset  : in  std_logic ;         read   : in  std_logic ;         write  : in  std_logic ;         rand   : out UNSIGNED (7 downto 0) ;         none   : out std_logic        );end pseudorandom ;architecture rtl of pseudorandom is    signal latch_seed : UNSIGNED(24 downto 0) ;  signal encoder_address : UNSIGNED(4 downto 0) ;  signal random_data : UNSIGNED(7 downto 0) ;  signal write_enable : std_logic ;  signal ram_data : UNSIGNED(7 downto 0) ;  begin    I0 : entity work.dlatrg(rtl)           generic map (25)          port map (seed,read,reset,latch_seed) ;    I1 : entity work.priority_encoder(rtl)           generic map (25,5)          port map (latch_seed,encoder_address,none) ;    I2 : entity work.ram(rtl)           generic map (8,5)          port map (random_data,encoder_address,write_enable,clk,ram_data) ;    I3 : entity work.tbuf(rtl)           generic map (8)          port map (ram_data,write,rand) ;    I4 : entity work.lfsr(rtl)           generic map (8)          port map (clk,reset,random_data) ;     I5 : entity work.divide_by_n(rtl)           generic map (5)          port map (init,load,clk,reset,write_enable) ;end rtl ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品亚洲成人| 午夜精品免费在线| 国产99久久久久久免费看农村| 日韩一区二区不卡| 韩国成人精品a∨在线观看| 精品国产百合女同互慰| 国产原创一区二区| 日韩中文字幕亚洲一区二区va在线| 欧美日韩一区二区三区四区| 午夜精品久久久久久久蜜桃app| 欧美精品日韩精品| 久久99精品国产麻豆婷婷| 久久精品人人做| 97精品超碰一区二区三区| 亚洲尤物在线视频观看| 欧美一区二区三区视频在线观看| 久久精品国产亚洲高清剧情介绍 | 91福利在线导航| 视频一区视频二区中文字幕| 欧美成人艳星乳罩| 成人黄色免费短视频| 亚洲国产成人tv| 久久毛片高清国产| 色狠狠色噜噜噜综合网| 美女尤物国产一区| 1024成人网色www| 欧美日韩aaaaa| 国产精品亚洲综合一区在线观看| 亚洲裸体xxx| 欧美成人精品二区三区99精品| av午夜一区麻豆| 首页国产丝袜综合| 亚洲欧洲三级电影| 精品美女一区二区| 91豆麻精品91久久久久久| 狠狠色丁香婷婷综合久久片| 亚洲免费观看高清| 久久综合狠狠综合久久激情 | 在线观看成人小视频| 精东粉嫩av免费一区二区三区| 国产精品久久影院| 日韩亚洲欧美综合| 色婷婷亚洲综合| 国产精品一区免费视频| 日本特黄久久久高潮| 激情都市一区二区| 亚洲一区二区精品久久av| 国产视频一区二区在线| 91精品国产综合久久福利软件| 成人av小说网| 免费高清不卡av| 亚洲男女一区二区三区| xf在线a精品一区二区视频网站| 91久久免费观看| 成人黄色综合网站| 国产一区在线观看麻豆| 日韩成人免费电影| 亚洲成人精品一区| 亚洲激情一二三区| 亚洲天堂成人在线观看| 国产精品免费丝袜| 久久综合九色综合97_久久久 | 日韩精品一区二区在线| 在线亚洲人成电影网站色www| 成人一区二区三区| 国产69精品一区二区亚洲孕妇| 老司机午夜精品| 日韩精品五月天| 天涯成人国产亚洲精品一区av| 亚洲精品国产无天堂网2021| 中文字幕一区二区视频| 中文字幕欧美激情| 欧美激情在线看| 国产女主播一区| 中文字幕国产精品一区二区| 国产日韩精品一区| 久久精品视频在线免费观看| 精品久久久网站| 欧美一二三区精品| 欧美mv和日韩mv国产网站| 日韩一区二区三区电影| 日韩一级完整毛片| 欧美电影精品一区二区| 26uuu国产日韩综合| 久久久.com| 亚洲视频每日更新| 亚洲一区在线观看免费| 亚洲国产综合色| 午夜国产精品影院在线观看| 天天综合天天做天天综合| 麻豆精品在线播放| 国模冰冰炮一区二区| 国产成人av福利| 91啪在线观看| 欧美影院精品一区| 欧美一区二区三区在| 久久久欧美精品sm网站| 亚洲素人一区二区| 亚洲成精国产精品女| 久久99精品国产麻豆婷婷| 国产成人免费在线视频| 色婷婷狠狠综合| 欧美一卡在线观看| 久久精品日韩一区二区三区| 亚洲人精品一区| 视频一区免费在线观看| 国产九色精品成人porny| 97成人超碰视| 日韩一区二区三区免费看| 国产日韩三级在线| 亚洲五月六月丁香激情| 久久激情五月激情| 99久久久久久| 日韩欧美国产一二三区| 亚洲欧洲日韩av| 日韩国产精品久久久久久亚洲| 国产精品中文有码| 欧美色综合网站| 欧美极品少妇xxxxⅹ高跟鞋| 亚洲午夜激情av| 国产不卡免费视频| 69堂国产成人免费视频| 国产精品久久久久久一区二区三区| 亚洲www啪成人一区二区麻豆| 国产伦精品一区二区三区免费迷| 在线观看亚洲精品视频| 久久久久九九视频| 亚洲成年人网站在线观看| 成人av免费在线播放| 91精品国产综合久久精品图片| 国产拍欧美日韩视频二区| 亚洲h在线观看| 99re66热这里只有精品3直播| 日韩免费福利电影在线观看| 亚洲综合色自拍一区| 岛国精品在线播放| 欧美一级欧美三级在线观看| 又紧又大又爽精品一区二区| 国产成人小视频| 精品久久久久久久一区二区蜜臀| 一区二区三区四区在线免费观看 | 欧美日韩中文精品| 国产精品每日更新| 国产精品一区二区三区99| 91精品国产一区二区三区香蕉| 亚洲精品高清在线观看| 成人免费精品视频| 久久久久9999亚洲精品| 麻豆精品蜜桃视频网站| 欧美二区乱c少妇| 亚洲天堂网中文字| 97久久超碰国产精品电影| 欧美激情在线免费观看| 国产精品综合一区二区三区| 欧美一区二区三区色| 亚洲成av人片| 欧美丝袜第三区| 亚洲卡通动漫在线| 91啪亚洲精品| 亚洲麻豆国产自偷在线| 94-欧美-setu| 亚洲免费av在线| 在线视频你懂得一区二区三区| 综合欧美一区二区三区| 91在线精品一区二区三区| 国产精品国产三级国产三级人妇 | 91精品啪在线观看国产60岁| 一区二区视频免费在线观看| 色婷婷激情综合| 亚洲一区二区三区四区的| 欧美在线视频不卡| 午夜电影一区二区| 在线综合亚洲欧美在线视频| 美国av一区二区| 久久在线观看免费| 国产一区二区在线看| 国产女同性恋一区二区| 99精品久久久久久| 亚洲一区二区三区视频在线播放| 欧美亚洲高清一区| 天堂一区二区在线| 精品国一区二区三区| 国产成人精品三级| 亚洲乱码国产乱码精品精小说| 欧美在线高清视频| 日本不卡中文字幕| 2017欧美狠狠色| 成人看片黄a免费看在线| 成人免费一区二区三区在线观看| 在线观看日韩精品| 免费看欧美女人艹b| 久久久久久夜精品精品免费| 成人免费视频一区二区| 亚洲一区在线观看免费观看电影高清 | 欧美国产日韩a欧美在线观看| www.亚洲精品| 丝袜美腿高跟呻吟高潮一区| 久久久久久久网| 色噜噜夜夜夜综合网| 日韩电影在线免费|