亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? synth_main.vhd

?? FFT算法的VHDL語言實現 可在Modelsim上運行和調試
?? VHD
字號:
library ieee ;
use ieee.std_logic_1164.all ;
use ieee.std_logic_arith.all ;
use work.butter_lib.all ;
use ieee.std_logic_unsigned.all ;

entity synth_main is
port (
      data_io : in std_logic_vector(31 downto 0);
      final_op : out std_logic_vector(31 downto 0) ;
      clock_main,clock,enbl,reset,init : in std_logic) ;     
end synth_main ;

architecture rtl of synth_main is 
signal shft , waves : std_logic_vector(3 downto 0) ;

component subtractor 
  port ( 
       a : in std_logic_vector (31 downto 0) ;
       b : in std_logic_vector (31 downto 0) ;
       clock , rst_sub , sub_en : in std_logic ;
       a_smaller , fin_sub , num_zero : out std_logic ;
       zero_detect : out std_logic_vector(1 downto 0) ;
       sub : out std_logic_vector (8 downto 0);
       change : out std_logic ) ;
end component ;

component swap
 port (
       a : in std_logic_vector (31 downto 0) ;
       b : in std_logic_vector (31 downto 0) ;
       clock : in std_logic ;
       rst_swap , en_swap : in std_logic ;
       finish_swap : out std_logic ;
       d : out std_logic_vector (31 downto 0) ;
       large_exp : out std_logic_vector (7 downto 0) ;
       c  : out std_logic_vector (32 downto 0 ) ) ;
end component ;

 
component shift2
 port (
       sub_control : in std_logic_vector (8 downto 0) ;	
       c_in  : in std_logic_vector (32 downto 0) ;
       shift_out : out std_logic_vector (31 downto 0) ;
       clock , shift_en , rst_shift : in std_logic ;
       finish_out : out std_logic ) ;
end component ;

component control_main
 port ( 
       a_small , sign_a , sign_b : in std_logic ;
       sign_out , add_sub , reset_all : out std_logic ;
       en_sub , en_swap , en_shift , addpulse , normalise : out std_logic ;
       fin_sub , fin_swap , finish_shift , add_finish , end_all : in std_logic ;
       clock_main , clock , reset , enbl , zero_num , change : in std_logic ) ;
end component ;

component summer 
 port ( 
       num1 , num2 : in std_logic_vector (31 downto 0) ;
       exp : in std_logic_vector (7 downto 0) ;
       addpulse_in , addsub , rst_sum : in std_logic ;
       add_finish : out std_logic ;
       sumout : out std_logic_vector ( 32 downto 0) ) ;
end component ;

component normalize
 port ( 
      a , b : in std_logic_vector (31 downto 0) ;
      numb : in std_logic_vector (32 downto 0) ;
      exp : in std_logic_vector (7 downto 0) ;
      signbit , addsub , clock , en_norm , rst_norm  : in std_logic  ;
      zero_detect : in std_logic_vector(1 downto 0) ;
      exit_n : out std_logic ;
      normal_sum : out std_logic_vector (31 downto 0) ) ;
end component ;

component but_gen
port (
      add_incr , add_clear , stagedone : in std_logic ;
      but_butterfly : out std_logic_vector(3 downto 0) ) ;
end component ;

component stage_gen 
port (
      add_staged , add_clear : in std_logic ;
      st_stage : out std_logic_vector(1 downto 0) ) ;  
end component ;

component iod_staged is
port (
      but_fly : in std_logic_vector(3 downto 0) ;
      stage_no : in std_logic_vector(1 downto 0) ;
      add_incr , io_mode  : in std_logic ;
      add_iod , add_staged , add_fftd : out std_logic ; 
      butterfly_iod : out std_logic_vector(3 downto 0) ) ;
end component ;

component baseindex
port (
      ind_butterfly : in std_logic_vector(3 downto 0) ;
      ind_stage : in std_logic_vector(1 downto 0) ;
      add_fft : in std_logic ;
      fftadd_rd : out std_logic_vector(3 downto 0) ;
      c0 , c1 , c2 , c3 : in std_logic ) ; 
end component ;

component ioadd_gen
port (
      io_butterfly : in std_logic_vector(3 downto 0) ;
      add_iomode , add_ip , add_op : in std_logic ;
      base_ioadd : out std_logic_vector(3 downto 0) ) ;
end component ;

component mux_add 
port (
      a , b : in std_logic_vector(3 downto 0) ;
      sel : in std_logic ;
      q : out std_logic_vector(3 downto 0) ) ;
end component ;

component ram_shift
port (
      data_in : in std_logic_vector(3 downto 0) ;
      clock_main : in std_logic ;
      data_out : out std_logic_vector(3 downto 0) ) ;
end component ;

component cycles
port (
      clock_main , preset , c0_en , cycles_clear : in std_logic ;
      waves : out std_logic_vector(3 downto 0) ) ;
end component ;

component counter 
port (
      c : out std_logic_vector(2 downto 0) ;
      disable , clock_main , reset : in std_logic) ;
end component ;


component mult_clock
port (
      clock_main , mult1_c0 , mult1_iomode , mult_clear : in std_logic ;
      mult1_addincr : out std_logic ) ;
end component ;

component cont_gen 
port (
      con_staged , con_iod , con_fftd , con_init : in std_logic ;
      con_ip , con_op , con_iomode , con_fft : out std_logic ;
      con_enbw , con_enbor , c0_enable , con_preset : out std_logic ;
      con_clear , disable : out std_logic ;
      c0 , clock_main : in std_logic ;
      en_rom , en_romgen , reset_counter : out std_logic ; 
      con_clkcount : in std_logic_vector(2 downto 0) ) ;
end component ;

component and_gates 
port (
      waves_and : in std_logic_vector(3 downto 0) ;
      clock_main , c0_en : in std_logic ;
      c0,c1,c2,c3 : out std_logic ;
      c0_c1,c2_c3,c0_c2,c1_c3 : out std_logic ) ;
end component ;

component r_block
port (
       data : in std_logic_vector(31 downto 0) ;
       trigger : in std_logic ;
       r_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component l_block
port (
       data_l : in std_logic_vector(31 downto 0) ;
       trigger_l : in std_logic ;
       l_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component level_edge  
 port (
       data_edge : in std_logic_vector(31 downto 0) ;
       trigger_edge : in std_logic ;
       edge_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component mux 
port (
       d0 , d1 : in std_logic_vector(31 downto 0) ;
       mux_out : out std_logic_vector(31 downto 0) ;
       choose : in std_logic ) ;
end component ;

component negate 
port (
       neg_in : in std_logic_vector(31 downto 0) ;
       neg_en , clock_main : in std_logic ;
       neg_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component multiply
port(
      num_mux , num_rom : in std_logic_vector(31 downto 0) ;
      clock  : in std_logic ;
      mult_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component divide
port (
       data_in : in std_logic_vector(31 downto 0) ;
       data_out : out std_logic_vector(31 downto 0) ) ;
end component ;

component romadd_gen is
port (
      io_rom,c0,c1,c2,c3 : in std_logic ;
      stage_rom : in std_logic_vector(1 downto 0) ;
      butterfly_rom : in std_logic_vector(3 downto 0) ;
      romadd : out std_logic_vector(2 downto 0) ;
      romgen_en : in std_logic );
end component ;

component reg_dpram is
port (
      data_fft , data_io : in std_logic_vector (31 downto 0);
      q : out std_logic_vector (31 downto 0);
      clock , io_mode : in std_logic;
      we , re : in std_logic;
      waddress: in std_logic_vector (3 downto 0);
      raddress: in std_logic_vector (3 downto 0));
end component ;

component rom is
port (
      clock , en_rom : in std_logic ;
      romadd : in std_logic_vector(2 downto 0) ;
      rom_data : out std_logic_vector(31 downto 0) ) ;
end component ;

component print_result is
port (clock,op : in std_logic ;
      fin_res : out std_logic_vector(31 downto 0) ;
      result : in std_logic_vector(31 downto 0));
end component ;

begin

result : print_result port map (clock_main,op,final_op,ram_data) ;
but : but_gen port map (incr , clear , staged ,butterfly_iod) ;
stg : stage_gen port map (staged , clear , stage) ;
iod_stgd : iod_staged port map(butterfly_iod,stage,incr,io_mode,iod,staged,fftd,butterfly) ; 
base : baseindex port map (butterfly , stage , fft_en , fftadd_rd , c0 , c1 , c2 , c3) ;
ioadd : ioadd_gen port map (butterfly , io_mode , ip , op , io_add) ;
ram_shift1 : ram_shift port map (fftadd_rd , clock_main , shift1) ;
ram_shift2 : ram_shift port map (shift1 , clock_main , shft) ;
ram_shift3 : ram_shift port map (shft , clock_main , shift3) ;
ram_shift4 : ram_shift port map (shift3 , clock_main ,shift4) ;
ram_shift5 : ram_shift port map (shift4 , clock_main , shift5) ;
--ram_shift6 : ram_shift port map (shift5 , clock_main , shift6) ;
multx1 : mux_add port map (shift5 , io_add , io_mode , ram_wr) ;
multx2 : mux_add port map (fftadd_rd , io_add , io_mode , ram_rd) ;
cyc : cycles port map (clock_main , preset , c0_en , cyc_clear , waves) ;
gates : and_gates port map(waves,clock_main,c0_en,c0,c1,c2,c3,c0_c1,c2_c3,c0_c2,c1_c3) ;
cnt : counter port map (clk_count , disable , clock_main , reset_count) ; 
mux_clock : mult_clock port map (clock_main , c0 , io_mode , clear , incr) ;
control : cont_gen port map (staged , iod , fftd , init , ip , op , io_mode , fft_en ,
enbw , enbor , c0_en , preset , clear , disable , c0 , clock_main ,rom_en,romgen_en,reset_count,clk_count) ;

reg_ram : reg_dpram port map (out_data,data_io,ram_data,clock_main,io_mode,enbw,enbor,ram_wr,ram_rd) ;

f1 : r_block port map (ram_data , c0 , d2) ;
f2 : l_block port map (ram_data , c1 , d3) ;
f3 : r_block port map (ram_data , c2 , d4) ;
f4 : r_block port map (ram_data , c3 , d5) ;
f5 : r_block port map (d8 , c1_c3 , d9) ;
f6 : l_block port map (d8 , c0_c2 , d10) ;
f7 : l_block port map (d12 , c3 , d13) ;
f8 : l_block port map (d12 , c1 , d14) ;
f9 : r_block port map (d17 , clock_main , d18) ;
f10 : r_block port map (data_rom , clock_main , rom_ff) ;
mux1 : mux port map (d2 , d3 , d6 , c2_c3) ;
mux2 : mux port map (d4 , d5 , d7 , c1_c3) ;
mux3 : mux port map (d13 , d14 , d15 , c1_c3) ;
neg1 : negate port map (d10 , c0_c1 ,clock_main , d11) ;
neg2 : negate port map (d15 , c0_c1 ,clock_main , d16) ;
mult1 : multiply port map (d6 , rom_ff , clock_main , d8) ;
div : divide port map (d18 , d19) ;
f11 : level_edge port map (d19,clock_main,out_data) ;

rom_add1 : romadd_gen port map (io_mode,c0,c1,c2,c3,stage,butterfly,rom_add,romgen_en) ;
rom1 : rom port map (clock ,rom_en,rom_add,data_rom) ;

b11 : subtractor port map ( d16 , d7 , clock , rstb , ensubb , a_smallb , finsubb , numzerob , zerodetectb , subb ,  changeb) ;
b2 : swap port map ( a=>d16 , b=>d7 , clock=>clock , rst_swap=>rstb , en_swap=>enswapb , finish_swap=>finswapb , d=>swap_num2b , large_exp=>expb , c=>swap_num1b ) ;
b4 : shift2 port map (sub_control=>subb , c_in=>swap_num1b , shift_out=>shift_outb , clock=>clock , shift_en=>enshiftb,
rst_shift=>rstb , finish_out=>finshiftb ) ;
b5 : control_main port map ( a_smallb , d16(31) , d7(31) , signbitb , addsubb , rstb , ensubb , 
enswapb , enshiftb , addpulseb , normaliseb , finsubb , finswapb , finshiftb ,finish_sumb , end_allb , 
clock_main , clock , reset , enbl , numzerob , changeb ) ;
b6 : summer port map ( shift_outb , swap_num2b , expb , addpulseb , addsubb , rstb , finish_sumb , sum_outb ) ;
b7 : normalize port map (d16 , d7 , sum_outb , expb , signbitb , addsubb , clock , normaliseb , rstb , zerodetectb , end_allb , d17) ;

a1 : subtractor port map ( d9 ,  d11 , clock , rst , ensub , a_small , finsub , numzero , zerodetect , suba , changea) ;
a2 : swap port map (d9 ,d11 ,clock ,rst ,enswap , finswap ,swap_num2 , exp , swap_num1 ) ;
a4 : shift2 port map (suba ,swap_num1 ,shift_outa ,clock , enshift , rst , finshift ) ;
a5 : control_main port map ( a_small , d9(31) , d11(31) , signbit , addsub , rst , ensub , 
enswap , enshift , addpulse , normalise , finsub , finswap , finshift ,finish_sum , end_all , 
clock_main , clock , reset , enbl , numzero , changea ) ;
a6 : summer port map ( shift_outa , swap_num2 , exp , addpulse , addsub , rst , finish_sum , sum_out ) ;
a7 : normalize port map (d9 , d11 , sum_out , exp , signbit , addsub , clock , normalise , rst , zerodetect , end_all , d12) ;

end rtl ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩一区久久| 欧美一区三区四区| 日韩专区欧美专区| 国产精品丝袜一区| 欧美一级黄色大片| 欧美影院一区二区三区| 国产精品69久久久久水密桃| 日韩一区精品字幕| 亚洲美女一区二区三区| 26uuu久久天堂性欧美| 欧美视频一区在线| eeuss影院一区二区三区 | 国产精品18久久久久久久网站| 亚洲午夜电影网| 国产精品国产三级国产专播品爱网 | 91在线国产观看| 国产激情一区二区三区| 热久久一区二区| 午夜视频在线观看一区| 国产精品大尺度| 久久久高清一区二区三区| 欧美大尺度电影在线| 欧美日韩成人激情| 欧美日本一道本在线视频| 色综合久久中文字幕综合网| 国产精品一区二区在线看| 黑人巨大精品欧美一区| 奇米影视在线99精品| 亚洲妇女屁股眼交7| 亚洲免费三区一区二区| 国产精品传媒视频| 国产精品国产三级国产三级人妇| 国产欧美日韩不卡| 国产精品综合视频| 亚洲人成伊人成综合网小说| 欧美一级日韩一级| 日韩一区二区三区四区五区六区| 欧美丝袜丝交足nylons| 色国产精品一区在线观看| 成人av网站在线| 99re这里只有精品6| av一区二区三区四区| 波多野结衣精品在线| 国产69精品一区二区亚洲孕妇| 国产成人精品免费看| 国产综合色在线| 国产精品1区二区.| 成人国产视频在线观看| av成人老司机| 欧美午夜免费电影| 欧美猛男gaygay网站| 欧美精品在线视频| 日韩一区二区在线免费观看| 日韩女优毛片在线| 精品国产乱码久久久久久免费| 精品国精品国产尤物美女| 2020国产成人综合网| 日本一区二区三区国色天香| 国产精品久久午夜夜伦鲁鲁| 亚洲欧洲精品一区二区精品久久久 | 国产自产视频一区二区三区| 国产成人精品影视| 99九九99九九九视频精品| 91亚洲精品一区二区乱码| 在线亚洲+欧美+日本专区| 欧美日韩国产另类不卡| 日韩精品一区二区三区老鸭窝| 久久亚洲免费视频| 亚洲久本草在线中文字幕| 天天影视涩香欲综合网| 国产一区二区三区av电影| 不卡在线观看av| 欧美日韩精品欧美日韩精品一综合| 欧美一区二区三区爱爱| 久久成人久久爱| 成人免费视频国产在线观看| 在线精品视频小说1| 3atv一区二区三区| 欧美国产精品中文字幕| 亚洲国产一区二区a毛片| 久久成人免费网| 色老头久久综合| 欧美精品一区二区三区久久久| 国产精品家庭影院| 理论电影国产精品| 91在线国产观看| www久久精品| 亚洲午夜激情av| 成人中文字幕在线| 欧美高清激情brazzers| 国产肉丝袜一区二区| 亚洲成人av电影在线| 国产a区久久久| 欧美精品久久一区二区三区| 中文字幕乱码亚洲精品一区| 热久久一区二区| 91丨porny丨国产| 久久久亚洲精品石原莉奈| 天堂一区二区在线免费观看| 成人午夜精品一区二区三区| 日韩欧美在线综合网| 亚洲精选视频在线| 成人在线视频一区二区| 欧美一区二区二区| 一区二区国产盗摄色噜噜| 国产不卡在线视频| 欧美电影免费观看高清完整版在线观看| 亚洲日本一区二区三区| 老色鬼精品视频在线观看播放| 欧美在线三级电影| 国产精品久久看| 国产在线观看免费一区| 欧美精品 国产精品| 亚洲摸摸操操av| 99这里都是精品| 国产欧美精品一区aⅴ影院| 免费看日韩a级影片| 欧美日韩三级一区| 亚洲一区二区三区四区五区黄| kk眼镜猥琐国模调教系列一区二区 | 国产自产2019最新不卡| 91麻豆精品国产91久久久久久| 亚洲精品乱码久久久久久| 成人av网站在线观看| 久久久亚洲高清| 国产一区二区成人久久免费影院| 日韩欧美国产一区二区在线播放| 天堂va蜜桃一区二区三区 | 国产偷v国产偷v亚洲高清| 国产一区 二区| 精品少妇一区二区三区在线播放| 日韩国产精品91| 这里只有精品视频在线观看| 亚洲成人tv网| 欧美一区二区大片| 男人的天堂亚洲一区| 日韩精品一区二区三区中文不卡 | 国产一区二区福利| 欧美激情中文字幕一区二区| 成人视屏免费看| 中文字幕一区二区在线播放| 成人av高清在线| 综合欧美亚洲日本| 色综合久久九月婷婷色综合| 一区二区视频在线| 欧美日韩情趣电影| 琪琪一区二区三区| 久久久精品国产免费观看同学| 国产成人啪免费观看软件| 日本一区二区三区四区在线视频 | 久久精品国产精品亚洲综合| 欧美videos大乳护士334| 韩国一区二区在线观看| 国产亚洲欧美激情| youjizz国产精品| 亚洲综合在线免费观看| 制服丝袜一区二区三区| 激情五月婷婷综合| 中文字幕亚洲电影| 欧美唯美清纯偷拍| 狠狠色综合日日| 国产精品不卡一区二区三区| 一本大道av一区二区在线播放| 婷婷六月综合亚洲| 久久亚洲综合av| 色婷婷激情一区二区三区| 日韩电影在线一区二区| 久久精品人人做| 91黄色小视频| 狠狠色狠狠色综合| 亚洲精品国产第一综合99久久 | 亚洲欧美综合在线精品| 欧美日韩国产123区| 国产麻豆视频一区| 一区二区三区四区不卡在线| 日韩欧美www| 色综合久久中文综合久久97| 奇米888四色在线精品| 中文字幕一区在线观看视频| 欧美性生活久久| 国产精品69毛片高清亚洲| 亚洲国产精品久久久久秋霞影院 | 亚洲人成亚洲人成在线观看图片 | 亚洲.国产.中文慕字在线| 久久先锋影音av| 欧美偷拍一区二区| 国产成人在线影院| 午夜精品久久久久久久久久久| 国产亚洲欧美色| 制服丝袜中文字幕一区| 99精品偷自拍| 国产在线一区二区综合免费视频| 伊人色综合久久天天人手人婷| 26uuu精品一区二区在线观看| 欧美日韩在线免费视频| 国产69精品一区二区亚洲孕妇| 美女视频黄免费的久久| 亚洲综合一区二区三区| 国产精品水嫩水嫩| 久久蜜桃av一区精品变态类天堂 |