亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 本程序是用DSP控制RTL8019AS以實現網絡通訊 因能力有限
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产91精品精华液一区二区三区| 偷拍与自拍一区| 日韩欧美激情在线| 欧美日韩一本到| 色欧美日韩亚洲| 一本久久综合亚洲鲁鲁五月天| 国产精品18久久久久久久久| 韩日av一区二区| 久久国产日韩欧美精品| 国精产品一区一区三区mba视频| 免费欧美日韩国产三级电影| 久久精品理论片| 国产激情一区二区三区| www.成人网.com| 色诱视频网站一区| 欧美日韩国产高清一区| 日韩一二三区不卡| 久久久精品国产免大香伊| 亚洲欧洲一区二区三区| 亚洲另类在线制服丝袜| 日日夜夜精品视频免费| 久久99国产精品免费| 成人性色生活片免费看爆迷你毛片| 成人综合在线视频| 欧美无砖专区一中文字| 日韩精品中午字幕| 中文字幕亚洲一区二区av在线| 亚洲精品国产成人久久av盗摄| 日韩激情视频网站| 国产成人精品网址| 欧美日韩一区成人| 国产精品免费看片| 天天av天天翘天天综合网| 国产一区二区导航在线播放| 91在线视频播放| 精品卡一卡二卡三卡四在线| 国产精品久久看| 蜜臀av一区二区| 在线观看日韩av先锋影音电影院| 日韩一区二区在线免费观看| 蜜臀av一区二区在线观看| 久久精品国产精品亚洲综合| 麻豆精品在线播放| 色综合久久综合网97色综合| 日韩午夜激情视频| 一区二区在线观看不卡| 国产麻豆成人精品| 欧美图区在线视频| 国产精品二区一区二区aⅴ污介绍| 婷婷中文字幕一区三区| 91视频com| 337p粉嫩大胆噜噜噜噜噜91av| 亚洲美女免费视频| 成人在线视频首页| 精品免费视频一区二区| 五月激情六月综合| 色呦呦国产精品| 国产精品国产三级国产| 精品亚洲porn| 欧美日韩国产高清一区| 亚洲免费在线视频| 99麻豆久久久国产精品免费| 精品国产乱码久久久久久闺蜜| 日韩精品三区四区| 欧美日韩在线亚洲一区蜜芽| 亚洲区小说区图片区qvod| 成人激情电影免费在线观看| www亚洲一区| 久久99精品久久久久久国产越南| 欧美精品在线观看播放| 午夜久久久影院| 欧美日韩五月天| 图片区日韩欧美亚洲| 欧美日韩小视频| 日韩av网站在线观看| 欧美日韩国产首页| 五月婷婷激情综合| 69堂成人精品免费视频| 日韩激情一二三区| 日韩精品一区二区在线| 国模无码大尺度一区二区三区| 欧美成人一区二区三区| 激情综合五月天| 亚洲免费高清视频在线| 91色|porny| 一区二区久久久久| 欧美精品 国产精品| 天堂蜜桃一区二区三区 | 一区二区高清在线| 色综合中文字幕| 亚洲国产视频网站| 日韩一级欧美一级| 激情丁香综合五月| 亚洲国产精品v| 色狠狠一区二区| 青青草视频一区| 久久蜜桃av一区二区天堂| 成人一区二区三区视频在线观看| 国产视频一区不卡| 欧洲av一区二区嗯嗯嗯啊| 男人的天堂久久精品| 国产午夜精品久久久久久免费视| 99久精品国产| 天天爽夜夜爽夜夜爽精品视频| 欧美成人一区二区三区片免费| 成人av动漫网站| 亚洲一区二区三区中文字幕| 欧美成人精品福利| 成人在线视频首页| 日韩电影免费在线看| 中文字幕电影一区| 91精品国产欧美日韩| 成人免费看黄yyy456| 三级久久三级久久久| 日本一区二区视频在线观看| 欧美唯美清纯偷拍| 国产福利91精品| 婷婷久久综合九色综合绿巨人| 久久精品欧美一区二区三区不卡 | 一本久久综合亚洲鲁鲁五月天| 性久久久久久久久久久久 | 99视频有精品| 亚洲高清中文字幕| 国产精品午夜电影| 精品日本一线二线三线不卡| 欧美日韩成人综合天天影院 | 一区二区国产盗摄色噜噜| 精品国产sm最大网站免费看| 在线观看视频91| 91网页版在线| 国产精品白丝av| 美女网站视频久久| 午夜欧美电影在线观看| 亚洲黄一区二区三区| 国产精品久久久久久久第一福利 | 精品少妇一区二区三区视频免付费| 91麻豆swag| 99久久精品一区| 成人性生交大合| 国产传媒一区在线| 久久91精品国产91久久小草| 日韩激情在线观看| 亚洲成av人在线观看| 亚洲在线观看免费视频| 亚洲男人天堂av| 亚洲激情av在线| 一区二区三区四区不卡视频| 亚洲天堂a在线| 国产精品美女久久福利网站| 国产欧美精品一区二区色综合朱莉| 欧美成人一区二区| 2欧美一区二区三区在线观看视频 337p粉嫩大胆噜噜噜噜噜91av | 丁香另类激情小说| 国产福利一区二区三区| 国产高清精品网站| 国产91精品欧美| av高清不卡在线| 91网上在线视频| 色婷婷国产精品久久包臀 | 国内精品写真在线观看| 久久国产日韩欧美精品| 国产又黄又大久久| 国产99久久久国产精品潘金 | 久久人人超碰精品| 亚洲国产精品ⅴa在线观看| 国产精品天天看| 亚洲另类一区二区| 偷窥国产亚洲免费视频| 免费xxxx性欧美18vr| 韩国在线一区二区| 99热这里都是精品| 欧美午夜寂寞影院| 精品国产麻豆免费人成网站| 国产欧美视频一区二区三区| 久久久.com| 一区二区在线电影| 久久99国产精品麻豆| av网站免费线看精品| 欧美日韩国产免费一区二区 | 国产精品自在在线| 97久久精品人人澡人人爽| 欧美丝袜自拍制服另类| 日韩欧美色综合网站| 久久久久9999亚洲精品| 亚洲男同1069视频| 久久国产生活片100| 99久久综合国产精品| 3d动漫精品啪啪1区2区免费| 国产女同性恋一区二区| 亚洲一区二区三区美女| 国产精品一区二区你懂的| 欧美中文字幕一区二区三区亚洲| 精品国产一区二区在线观看| 亚洲日本成人在线观看| 久久爱www久久做| 欧美亚洲国产怡红院影院| 久久精品夜色噜噜亚洲aⅴ| 丝袜美腿一区二区三区| 99国内精品久久| 久久影院电视剧免费观看|