?? fir數字濾波器分布式算法的原理及fpga實現.htm
字號:
<TABLE class=txt_css height=35 cellSpacing=0 cellPadding=0 width="100%"
align=center bgColor=#ffffff
background=FIR數字濾波器分布式算法的原理及FPGA實現.files/txt_css.gif border=0>
<TBODY>
<TR vAlign=center>
<TD width=46>
<DIV align=right><IMG height=11
src="FIR數字濾波器分布式算法的原理及FPGA實現.files/arrow3.gif" width=29 align=absMiddle>
</DIV></TD>
<TD><A class=link href="http://www.avrw.com/index.asp">綜合電子論壇首頁 -->
</A><A class=link href="http://www.avrw.com/learn.htm">學習資料 --> </A><A
class=link href="http://www.avrw.com/article/art_103_p1.htm">EDA/FPGA/CPLD
--> </A><A class=link
href="http://www.avrw.com/article/art_103_.htm">FIR數字濾波器分布式算法的原理及FPGA實現</A></TD></TR></TBODY></TABLE>
<TABLE cellSpacing=0 width="100%" border=0>
<TBODY>
<TR>
<TD bgColor=#fffbe8>
<P align=center>
<TABLE cellSpacing=0 width="100%" border=0>
<TBODY>
<TR>
<TD bgColor=#fffbe8>
<TABLE style="WORD-BREAK: break-all" cellSpacing=10 cellPadding=0
width="90%" align=center border=0>
<TBODY>
<TR>
<TD vAlign=top width=816 height=200 line-height="35pt">
<DIV align=center><FONT
size=4><STRONG>FIR數字濾波器分布式算法的原理及FPGA實現</STRONG></FONT></DIV><BR><BR><B>摘要:</B>在利用FPGA實現數字信號處理方面,分布式算法發揮著關鍵作用,與傳統的乘積-積結構相比,具有并行處理的高效性特點。詳細研究了基于FPGA、采用分布式算法實現FIR數字濾波器的原理和方法,并通過Xilinx
ISE在Modelsim下進行了仿真。
<DIV> <B>關鍵詞:</B>分布式算法 DALUT FPGA FIR</DIV>
<DIV>數字濾波器正在迅速地代替傳統的由R、L、C元件和運算放大器組成的模塊濾波器并且日益成為DSP的一種主要處理環節。FPGA也在逐漸取代ASIC和PDSP,用作前端數字信號處理的運算(如:FIR濾波、CORDIC算法或FFT)。乘累加運算是實現大多數DSP算法的重要途徑,而分布式算法則能夠大大提高乘累加運算的效能。</DIV>
<DIV><B>1 傳統的乘累加結構FIR數字濾波器基本理論</B></DIV>
<DIV>FIR濾波器被稱為有限長脈沖響應濾波器,與IIR數字濾波器相對應,它的單位脈沖響應h(n)只有有限個數據點。輸入信號經過線性時不變系系統輸出的過程是一個輸入信號與單位脈沖響應進行線性卷積的過程,即:</DIV>
<DIV><IMG height=48
src="FIR數字濾波器分布式算法的原理及FPGA實現.files/2006729164325734.gif"
width=404 border=0></DIV>
<DIV>式中,x(n)是輸入信號,y(n)是卷積輸出,h(n)是系統的單位脈沖響應。可以看出,每次采樣y(n)需要進行L次乘法和L-1次加法操作實現乘累加之和,其中L是濾波器單位脈沖響應h(n)的長度??梢园l現,當L很大時,每計算一個點,則需要很長的延遲時間。</DIV>
<DIV><B>2 乘累加運算的位寬分配</B></DIV>
<DIV>DSP算法最主要的就是進行乘累加運算。假設采樣信號的位寬用N來表示,則N位與N位的乘累結果需要2N位的寄存器來保存;如果兩個操作數都是有符號數,則乘積只有2N-1個有效位,因為產生了兩個符號位。</DIV>
<DIV>為了使累加器的結果不產生溢出,需要對累加器進行冗余設計,也就是說要在累加器2N的位寬上多設計出K位,累加器的長度M計算方式如下(L為濾波器的長度):</DIV>
<DIV>對于無符號數:M=2N+K=2N+log2 L</DIV>
<DIV>對于有符號數:M=2N=K=2N+log2 L-1</DIV>
<DIV><B>3 乘累加運算的分布式算法原理分析</B></DIV>
<DIV>得益于Xilinx
FPGA查找表結構的潛能,分布式算法在濾波器設計方面顯示出了很高的效率,自20世紀90年代初以來越來越受到人們的重要。分布式算法是基于查找表的一種計算方法,在利用FPGA實現數字信號處理方面發揮著重要的作用,可以大大提高信號的處理效率。它主要應用于數字濾波、頻率轉換等數字信號處理的乘累加運算。</DIV>
<DIV>分布式算法推導如下:</DIV>
<DIV>設Ak是已知常數(如濾波器系數、FFT中的正弦/余弦基本函數等),xk(n)是變量,可以看作是n時刻的第k個采樣輸入數據,y(n)代表n時刻的系統響應。那么它們的內積為:</DIV>
<DIV><IMG height=86
src="FIR數字濾波器分布式算法的原理及FPGA實現.files/2006729164325580.gif"
width=289 border=0></DIV>
<DIV>其中,xk(n)變量可以寫成下面的格式:</DIV>
<DIV><IMG height=91
src="FIR數字濾波器分布式算法的原理及FPGA實現.files/2006729164325621.gif"
width=259 border=0></DIV>
<DIV>式中,B為數據格式的字長,xkb是變量的二進制位,只有“0”和“1”兩種狀態。將(2)式代入(1)式得:</DIV>
<DIV><IMG height=292
src="FIR數字濾波器分布式算法的原理及FPGA實現.files/2006729164325360.gif"
width=497 border=0></DIV>
<DIV><B>4 FPGA實現過程中查找表的構造方法</B></DIV>
<DIV>根據以上論述,括號中的每一乘積項代表著輸入變量的某一位與常量的二進制“與”操作,加號代表著算術和操作,指數因子對括號中的值加權。如果事先構造一個查找表,該表存儲著括號中所有可能的組合值,就可以通過所有輸入變量相對應位的組合向量(XNb,X(N-1)b,...x1b)對該表進行尋址,該查找表稱為DALUT。DALUT的構造規則如表1所示。<B><BR><IMG
height=363 hspace=10
src="FIR數字濾波器分布式算法的原理及FPGA實現.files/2006729164326371.gif"
width=549 vspace=10 border=0><BR>5 采用分布式算法實現FIR數字濾波器</B></DIV>
<DIV>為了說明問題,以一個三個系數的FIR數字濾波器為例設計分布式算法,字寬也設置為三位。設FIR數字濾波器系數為:h(0)=5,h(1)=2,h(2)=3。</DIV>
<DIV>在進行FPGA設計時,該表以組件Component形式構建,設置為ROM結構,提供輸入尋址端口table_in[2..0],輸出端口table_out[3..0]。FPGA算法的結構圖如圖2所示。<BR><IMG
height=228 hspace=10
src="FIR數字濾波器分布式算法的原理及FPGA實現.files/2006729164326797.gif"
width=549 vspace=10 border=0><BR><FONT
size=3> </FONT>算法實現中的幾個關鍵問題為:</DIV>
<DIV>(1)采用狀態機實現分布式算法的狀態轉移</DIV>
<DIV>狀態機的實現如圖3所示,設置三個狀態s0、s1、s2
。狀態s0完成數據的裝入,數據寄存器需要成對出現,一個完成數據的延遲,另一個完成數據的移位,并將狀態轉移到s1;狀態s1完成查找表功能、數據移位和分布式算法的乘累加運算,數據移位一個數據寬帶后將狀態轉移到s2;狀態s2完成數據的輸出,并將狀態轉移到s0。利用狀態機可以條理清楚地簡化計算過程,在算法實現時發揮著關鍵的作用。<BR><IMG
height=368 hspace=10
src="FIR數字濾波器分布式算法的原理及FPGA實現.files/2006729164327112.gif"
width=549 vspace=10 border=0><BR><FONT
size=3> </FONT>(2)系統時鐘與數據輸入時鐘的關系</DIV>
<DIV>根據上述的狀態轉移關系,可以得出:每輸入一個數據,在下一次數據輸入之前,需要在狀態s1停留一個數據寬帶(三位)的時鐘時間,在s2停留一個時鐘的數據輸出時間。也就是說,系統時鐘頻率應是數據輸入頻率的5倍,即fclkock=5fxin。</DIV>
<DIV>(3)分布式算法中的乘累加式公推導及核心代表實現</DIV>
<DIV>設B是數據的字寬,Pn是分布式算法第n位的結果,則有:</DIV>
<DIV><IMG height=219
src="FIR數字濾波器分布式算法的原理及FPGA實現.files/2006729164328784.gif"
width=421 border=0></DIV>
<DIV>有了該關系式,就可以通過for...loop循環,使用一條語句完成分布式乘累加算法。具體如下:</DIV>
<DIV>for n in 0 to B-1 loop</DIV>
<DIV>P:=p/2+tableout(n)*2B-1;</DIV>
<DIV>End loop;</DIV>
<DIV><B>6 算法仿真驗證與結論</B></DIV>
<DIV>本文實現的FIR濾波器在Xilinx的集成開發環境ISE下利用ModelSim進行了仿真。當輸入數據為7,3,1...時,仿真輸出依次為35,29,32,16...,與乘累加方式FIR濾波算法得出的結果完全一致。假設查找表和PDSP的通用乘法器延時時間相同,分布式算法的等待時間是Br,通用乘法器的等待時間是N1??梢?,對于位寬較小的數據來說,分布式算法的執行速度遠高于乘累加運算??梢?,利用FPGA實現分布式計算大大提高了計算的速度,在高速信號處理中發揮著重要作用。</DIV><SPAN
class=style1>(<A class=link3 href="http://www.avrw.com/"
target=_parent>綜合電子論壇</A>)</SPAN></TD></TR></TBODY></TABLE>
<P
align=center> *注:部份文章為網上收錄供大家共同學習參考之用,并不代表本站意見。如存在版權問題請馬上通知我們,我們將馬上刪除。</P></TD></TR></TBODY></TABLE></P></TD></TR></TBODY></TABLE>
<SCRIPT src="FIR數字濾波器分布式算法的原理及FPGA實現.files/floor.htm"></SCRIPT>
<SCRIPT src="FIR數字濾波器分布式算法的原理及FPGA實現.files/homeright.js"></SCRIPT>
<SCRIPT language=javascript src="FIR數字濾波器分布式算法的原理及FPGA實現.files/339405.js"
type=text/javascript></SCRIPT>
<NOSCRIPT><A href="http://www.51.la/?339405" target=_blank><IMG
style="BORDER-RIGHT: medium none; BORDER-TOP: medium none; BORDER-LEFT: medium none; BORDER-BOTTOM: medium none"
alt=我要啦免費統計 src="FIR數字濾波器分布式算法的原理及FPGA實現.files/s.htm"></A></NOSCRIPT>
<SCRIPT language=JavaScript src="FIR數字濾波器分布式算法的原理及FPGA實現.files/stat.htm"
charset=gb2312></SCRIPT>
<SCRIPT src="FIR數字濾波器分布式算法的原理及FPGA實現.files/shownum.htm"></SCRIPT>
</BODY></HTML>
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -