亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? kcuart_rx.v

?? Xilinx的培訓教程的源碼 virtex
?? V
?? 第 1 頁 / 共 2 頁
字號:
////////////////////////////////////////////////////////////////////////////////
// Copyright (c) 2004 Xilinx, Inc.
// All Rights Reserved
////////////////////////////////////////////////////////////////////////////////
//   ____  ____
//  /   /\/   /
// /___/  \  /    Vendor: Xilinx
// \   \   \/     Version: 1.01
//  \   \         Filename: kcuart_rx.v
//  /   /         Date Last Modified:  08/04/2004
// /___/   /\     Date Created: 10/16/2002
// \   \  /  \
//  \___\/\___\
//
//Device:  	Xilinx
//Purpose: 	
// 	Constant (K) Compact UART Receiver
//Reference:
// 	None
//Revision History:
//    Rev 1.00 - kc - Start of design entry in VHDL,  10/16/2002.
//    Rev 1.01 - sus - Converted to verilog,  08/04/2004.
//    Rev 1.02 - njs - Synplicity attributes added,  09/06/2004.
//    Rev 1.03 - njs - defparam values corrected,  12/01/2005.
//////////////////////////////////////////////////////////////////////////////////
// Contact: e-mail  picoblaze@xilinx.com
//////////////////////////////////////////////////////////////////////////////////
//
// Disclaimer: 
// LIMITED WARRANTY AND DISCLAIMER. These designs are
// provided to you "as is". Xilinx and its licensors make and you
// receive no warranties or conditions, express, implied,
// statutory or otherwise, and Xilinx specifically disclaims any
// implied warranties of merchantability, non-infringement, or
// fitness for a particular purpose. Xilinx does not warrant that
// the functions contained in these designs will meet your
// requirements, or that the operation of these designs will be
// uninterrupted or error free, or that defects in the Designs
// will be corrected. Furthermore, Xilinx does not warrant or
// make any representations regarding use or the results of the
// use of the designs in terms of correctness, accuracy,
// reliability, or otherwise.
//
// LIMITATION OF LIABILITY. In no event will Xilinx or its
// licensors be liable for any loss of data, lost profits, cost
// or procurement of substitute goods or services, or for any
// special, incidental, consequential, or indirect damages
// arising from the use or operation of the designs or
// accompanying documentation, however caused and on any theory
// of liability. This limitation will apply even if Xilinx
// has been advised of the possibility of such damage. This
// limitation shall apply not-withstanding the failure of the 
// essential purpose of any limited remedies herein. 
//////////////////////////////////////////////////////////////////////////////////

`timescale 1 ps / 1ps

module kcuart_rx
     (serial_in,
      data_out,
      data_strobe,
      en_16_x_baud,
      clk);

input 		serial_in;
output [7:0] 	data_out;
output 		data_strobe;
input 		en_16_x_baud;
input 		clk;

////////////////////////////////////////////////////////////////////////////////////
//
// Start of KCUART_RX
//	 
//
////////////////////////////////////////////////////////////////////////////////////
//
////////////////////////////////////////////////////////////////////////////////////
//
// wires used in KCUART_RX
//
////////////////////////////////////////////////////////////////////////////////////
//
wire 		sync_serial        ;
wire 		stop_bit           ;
wire 	[7:0] 	data_int     ;
wire 	[7:0] 	data_delay   ;
wire 		start_delay        ;
wire 		start_bit          ;
wire 		edge_delay         ;
wire 		start_edge         ;
wire 		decode_valid_char  ;
wire 		valid_char         ;
wire 		decode_purge       ;
wire 		purge              ;
wire 	[8:0] 	valid_srl_delay   ;
wire 	[8:0] 	valid_reg_delay   ;
wire 		decode_data_strobe ;
//
//
////////////////////////////////////////////////////////////////////////////////////
//
// Attributes to define LUT contents during implementation 
// The information is repeated in the defparam for functional simulation
//
////////////////////////////////////////////////////////////////////////////////////

// synthesis attribute init of start_srl is "0000"; 
// synthesis attribute init of edge_srl is "0000"; 
// synthesis attribute init of valid_lut is "0040"; 
// synthesis attribute init of purge_lut is "54"; 
// synthesis attribute init of strobe_lut is "8"; 
// synthesis attribute init of delay15_srl_7 is "0000"; 
// synthesis attribute init of delay15_srl_6 is "0000"; 
// synthesis attribute init of delay15_srl_5 is "0000"; 
// synthesis attribute init of delay15_srl_4 is "0000"; 
// synthesis attribute init of delay15_srl_3 is "0000"; 
// synthesis attribute init of delay15_srl_2 is "0000"; 
// synthesis attribute init of delay15_srl_1 is "0000"; 
// synthesis attribute init of delay15_srl_0 is "0000"; 
// synthesis attribute init of valid_delay15_srl_0 is "0000"; 
// synthesis attribute init of valid_delay16_srl_1 is "0000"; 
// synthesis attribute init of valid_delay16_srl_2 is "0000"; 
// synthesis attribute init of valid_delay16_srl_3 is "0000"; 
// synthesis attribute init of valid_delay16_srl_4 is "0000"; 
// synthesis attribute init of valid_delay16_srl_5 is "0000"; 
// synthesis attribute init of valid_delay16_srl_6 is "0000"; 
// synthesis attribute init of valid_delay16_srl_7 is "0000"; 
// synthesis attribute init of valid_delay16_srl_8 is "0000"; 

//
////////////////////////////////////////////////////////////////////////////////////
//
// Start of KCUART_RX circuit description
//
////////////////////////////////////////////////////////////////////////////////////
//	

  // Synchronise input serial data to system clock

FD sync_reg
( 	.D(serial_in),
      .Q(sync_serial),
      .C(clk) );

FD stop_reg
( 	.D(sync_serial),
      .Q(stop_bit),
      .C(clk) );


// Data delays to capture data at 16 time baud rate
// Each SRL16E is followed by a flip-flop for best timing

	SRL16E delay15_srl_0
	(  	.D(data_int[1]),
	      .CE(en_16_x_baud),
      	.CLK(clk),
	      .A0(1'b0),
	      .A1(1'b1),
	      .A2(1'b1),
	      .A3(1'b1),
	      .Q(data_delay[0] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_0.INIT = 16'h0000;
	// synthesis translate_on

       SRL16E delay15_srl_1
       (   	.D(data_int[2]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[1] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_1.INIT = 16'h0000;
	// synthesis translate_on

      SRL16E delay15_srl_2
      (   	.D(data_int[3]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[2] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_2.INIT = 16'h0000;
	// synthesis translate_on

      SRL16E delay15_srl_3
      (   	.D(data_int[4]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[3] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_3.INIT = 16'h0000;
	// synthesis translate_on

      SRL16E delay15_srl_4
      (   	.D(data_int[5]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[4] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_4.INIT = 16'h0000;
	// synthesis translate_on

      SRL16E delay15_srl_5
      (   	.D(data_int[6]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[5] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_5.INIT = 16'h0000;
	// synthesis translate_on

      SRL16E delay15_srl_6
      (   	.D(data_int[7]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[6] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_6.INIT = 16'h0000;
	// synthesis translate_on
      
	SRL16E  delay15_srl_7
      (   	.D(stop_bit),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[7]) )/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_7.INIT = 16'h0000;
	// synthesis translate_on

	FDE data_reg_0
      ( 	.D(data_delay[0]),
            .Q(data_int[0]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_1
      ( 	.D(data_delay[1]),
		.Q(data_int[1]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_2
      ( 	.D(data_delay[2]),
            .Q(data_int[2]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_3
      ( 	.D(data_delay[3]),
            .Q(data_int[3]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_4
      ( 	.D(data_delay[4]),
            .Q(data_int[4]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_5
      ( 	.D(data_delay[5]),
            .Q(data_int[5]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_6

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
在线免费一区三区| 风间由美一区二区三区在线观看 | 国产一区二区伦理片| www国产亚洲精品久久麻豆| 调教+趴+乳夹+国产+精品| 精品视频1区2区3区| 免费看精品久久片| 久久综合精品国产一区二区三区| 国产成人在线免费| 国产精品福利影院| 在线观看国产日韩| 老司机午夜精品| 国产欧美日韩久久| 欧美午夜一区二区| 国内精品国产三级国产a久久| 欧美国产激情一区二区三区蜜月| 欧洲av一区二区嗯嗯嗯啊| 日韩制服丝袜av| 国产欧美日韩麻豆91| 欧美亚日韩国产aⅴ精品中极品| 日韩av二区在线播放| 国产精品亲子乱子伦xxxx裸| 欧美日韩国产大片| 国产福利不卡视频| 亚洲国产综合色| 国产喂奶挤奶一区二区三区| 色爱区综合激月婷婷| 国模少妇一区二区三区| 一区二区三区四区在线| 亚洲精品一区二区三区香蕉| 一本在线高清不卡dvd| 蜜桃精品在线观看| 日韩毛片在线免费观看| 日韩一区二区在线观看视频| youjizz久久| 麻豆91精品91久久久的内涵| 亚洲欧美电影一区二区| 久久蜜桃av一区精品变态类天堂| 91国偷自产一区二区三区观看| 激情国产一区二区| 亚洲超碰97人人做人人爱| 国产色产综合色产在线视频| 欧美日韩国产精选| 色综合久久九月婷婷色综合| 国产精品系列在线观看| 青青草精品视频| 亚洲一区免费视频| 亚洲桃色在线一区| 亚洲国产岛国毛片在线| 精品免费日韩av| 91精品国产麻豆| 欧洲精品在线观看| 97久久久精品综合88久久| 国产一区二区三区蝌蚪| 裸体歌舞表演一区二区| 亚洲成人tv网| 亚洲日本va午夜在线影院| xfplay精品久久| 欧美一二三在线| 欧美高清性hdvideosex| 在线看不卡av| 91官网在线观看| 色婷婷亚洲婷婷| 91亚洲精华国产精华精华液| 国产成人午夜片在线观看高清观看| 久久精品国产99| 日韩av中文字幕一区二区三区| 一区二区三区四区视频精品免费| 亚洲天堂2016| 亚洲免费观看高清完整| 亚洲精品国产一区二区精华液| 国产精品国产馆在线真实露脸| 国产精品嫩草影院com| 亚洲国产激情av| 中文字幕一区二区三区不卡| 国产欧美日韩精品a在线观看| 久久久综合精品| 欧美国产日本视频| 国产女主播一区| 国产精品视频线看| 亚洲人亚洲人成电影网站色| 亚洲日本va在线观看| 尤物av一区二区| 午夜日韩在线观看| 美女网站一区二区| 国产成人精品影视| 99久久99久久精品免费看蜜桃| 99久久精品免费精品国产| 91视视频在线观看入口直接观看www| 成人福利在线看| 91福利国产精品| 欧美一区二区三区在线视频| 精品美女一区二区| 中文字幕在线不卡一区二区三区| 亚洲欧美一区二区三区国产精品| 亚洲午夜成aⅴ人片| 日韩成人一级片| 国产精品自拍av| 91亚洲精品久久久蜜桃| 欧美肥胖老妇做爰| 久久精子c满五个校花| 亚洲免费观看高清完整版在线 | 欧美另类变人与禽xxxxx| 欧美人xxxx| 中文久久乱码一区二区| 亚洲激情成人在线| 久久丁香综合五月国产三级网站| 成人在线视频一区| 欧美日韩久久一区| 久久精品视频一区二区三区| 18成人在线观看| 日韩影院在线观看| 成人sese在线| 日韩欧美的一区二区| 1区2区3区欧美| 久久精品国产网站| 日本乱人伦aⅴ精品| 欧美xxx久久| 亚洲欧美在线视频观看| 日韩av中文字幕一区二区三区| 成人午夜视频免费看| 9191成人精品久久| 国产精品久线观看视频| 奇米888四色在线精品| 91在线观看成人| 精品国产99国产精品| 亚洲制服丝袜av| 成人晚上爱看视频| 日韩一区二区三区免费观看| 亚洲精品美腿丝袜| 高清国产午夜精品久久久久久| 欧美挠脚心视频网站| 国产精品对白交换视频 | 欧美精品一区二区三区一线天视频| 亚洲视频资源在线| 国产乱对白刺激视频不卡| 在线播放91灌醉迷j高跟美女| 中国av一区二区三区| 久久99国内精品| 在线免费观看视频一区| 国产精品美女久久久久av爽李琼 | 免费成人av在线| 欧美写真视频网站| 亚洲三级电影全部在线观看高清| 国内精品伊人久久久久av影院| 欧美久久久影院| 亚洲国产精品一区二区www| 不卡的电视剧免费网站有什么| 欧美videossexotv100| 天天色天天爱天天射综合| 一本到一区二区三区| 综合久久国产九一剧情麻豆| 国产高清久久久| 精品国产露脸精彩对白| 欧美aaaaaa午夜精品| 678五月天丁香亚洲综合网| 亚洲一区二区三区自拍| 一本到不卡精品视频在线观看| 国产精品不卡在线观看| 成人自拍视频在线观看| 欧美国产成人精品| 成人性生交大片免费看中文| 国产午夜精品一区二区| 丁香五精品蜜臀久久久久99网站| 久久久电影一区二区三区| 国产精品一区二区不卡| 久久综合九色综合久久久精品综合 | 欧美日韩国产小视频在线观看| 亚洲资源在线观看| 欧美午夜精品理论片a级按摩| 亚洲综合视频在线观看| 欧美群妇大交群的观看方式| 亚洲福利视频三区| 日韩一区二区视频| 美女高潮久久久| 国产日产精品1区| 91在线porny国产在线看| 一区二区久久久久久| 777午夜精品视频在线播放| 免费视频一区二区| 久久久国产精品不卡| av爱爱亚洲一区| 亚洲图片一区二区| 欧美mv日韩mv国产| 成人爱爱电影网址| 亚洲成av人影院在线观看网| 日韩一区二区在线免费观看| 国产在线精品一区二区夜色| 欧美韩日一区二区三区| 欧洲亚洲国产日韩| 久久se这里有精品| 国产精品夫妻自拍| 欧美福利电影网| 麻豆专区一区二区三区四区五区| 国产亚洲短视频| 色狠狠桃花综合| 韩国精品久久久| 亚洲精品成a人| 精品国产精品网麻豆系列| 色综合久久久久|