亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? kcuart_rx.v

?? Xilinx的培訓教程的源碼 virtex
?? V
?? 第 1 頁 / 共 2 頁
字號:
////////////////////////////////////////////////////////////////////////////////
// Copyright (c) 2004 Xilinx, Inc.
// All Rights Reserved
////////////////////////////////////////////////////////////////////////////////
//   ____  ____
//  /   /\/   /
// /___/  \  /    Vendor: Xilinx
// \   \   \/     Version: 1.01
//  \   \         Filename: kcuart_rx.v
//  /   /         Date Last Modified:  08/04/2004
// /___/   /\     Date Created: 10/16/2002
// \   \  /  \
//  \___\/\___\
//
//Device:  	Xilinx
//Purpose: 	
// 	Constant (K) Compact UART Receiver
//Reference:
// 	None
//Revision History:
//    Rev 1.00 - kc - Start of design entry in VHDL,  10/16/2002.
//    Rev 1.01 - sus - Converted to verilog,  08/04/2004.
//    Rev 1.02 - njs - Synplicity attributes added,  09/06/2004.
//    Rev 1.03 - njs - defparam values corrected,  12/01/2005.
//////////////////////////////////////////////////////////////////////////////////
// Contact: e-mail  picoblaze@xilinx.com
//////////////////////////////////////////////////////////////////////////////////
//
// Disclaimer: 
// LIMITED WARRANTY AND DISCLAIMER. These designs are
// provided to you "as is". Xilinx and its licensors make and you
// receive no warranties or conditions, express, implied,
// statutory or otherwise, and Xilinx specifically disclaims any
// implied warranties of merchantability, non-infringement, or
// fitness for a particular purpose. Xilinx does not warrant that
// the functions contained in these designs will meet your
// requirements, or that the operation of these designs will be
// uninterrupted or error free, or that defects in the Designs
// will be corrected. Furthermore, Xilinx does not warrant or
// make any representations regarding use or the results of the
// use of the designs in terms of correctness, accuracy,
// reliability, or otherwise.
//
// LIMITATION OF LIABILITY. In no event will Xilinx or its
// licensors be liable for any loss of data, lost profits, cost
// or procurement of substitute goods or services, or for any
// special, incidental, consequential, or indirect damages
// arising from the use or operation of the designs or
// accompanying documentation, however caused and on any theory
// of liability. This limitation will apply even if Xilinx
// has been advised of the possibility of such damage. This
// limitation shall apply not-withstanding the failure of the 
// essential purpose of any limited remedies herein. 
//////////////////////////////////////////////////////////////////////////////////

`timescale 1 ps / 1ps

module kcuart_rx
     (serial_in,
      data_out,
      data_strobe,
      en_16_x_baud,
      clk);

input 		serial_in;
output [7:0] 	data_out;
output 		data_strobe;
input 		en_16_x_baud;
input 		clk;

////////////////////////////////////////////////////////////////////////////////////
//
// Start of KCUART_RX
//	 
//
////////////////////////////////////////////////////////////////////////////////////
//
////////////////////////////////////////////////////////////////////////////////////
//
// wires used in KCUART_RX
//
////////////////////////////////////////////////////////////////////////////////////
//
wire 		sync_serial        ;
wire 		stop_bit           ;
wire 	[7:0] 	data_int     ;
wire 	[7:0] 	data_delay   ;
wire 		start_delay        ;
wire 		start_bit          ;
wire 		edge_delay         ;
wire 		start_edge         ;
wire 		decode_valid_char  ;
wire 		valid_char         ;
wire 		decode_purge       ;
wire 		purge              ;
wire 	[8:0] 	valid_srl_delay   ;
wire 	[8:0] 	valid_reg_delay   ;
wire 		decode_data_strobe ;
//
//
////////////////////////////////////////////////////////////////////////////////////
//
// Attributes to define LUT contents during implementation 
// The information is repeated in the defparam for functional simulation
//
////////////////////////////////////////////////////////////////////////////////////

// synthesis attribute init of start_srl is "0000"; 
// synthesis attribute init of edge_srl is "0000"; 
// synthesis attribute init of valid_lut is "0040"; 
// synthesis attribute init of purge_lut is "54"; 
// synthesis attribute init of strobe_lut is "8"; 
// synthesis attribute init of delay15_srl_7 is "0000"; 
// synthesis attribute init of delay15_srl_6 is "0000"; 
// synthesis attribute init of delay15_srl_5 is "0000"; 
// synthesis attribute init of delay15_srl_4 is "0000"; 
// synthesis attribute init of delay15_srl_3 is "0000"; 
// synthesis attribute init of delay15_srl_2 is "0000"; 
// synthesis attribute init of delay15_srl_1 is "0000"; 
// synthesis attribute init of delay15_srl_0 is "0000"; 
// synthesis attribute init of valid_delay15_srl_0 is "0000"; 
// synthesis attribute init of valid_delay16_srl_1 is "0000"; 
// synthesis attribute init of valid_delay16_srl_2 is "0000"; 
// synthesis attribute init of valid_delay16_srl_3 is "0000"; 
// synthesis attribute init of valid_delay16_srl_4 is "0000"; 
// synthesis attribute init of valid_delay16_srl_5 is "0000"; 
// synthesis attribute init of valid_delay16_srl_6 is "0000"; 
// synthesis attribute init of valid_delay16_srl_7 is "0000"; 
// synthesis attribute init of valid_delay16_srl_8 is "0000"; 

//
////////////////////////////////////////////////////////////////////////////////////
//
// Start of KCUART_RX circuit description
//
////////////////////////////////////////////////////////////////////////////////////
//	

  // Synchronise input serial data to system clock

FD sync_reg
( 	.D(serial_in),
      .Q(sync_serial),
      .C(clk) );

FD stop_reg
( 	.D(sync_serial),
      .Q(stop_bit),
      .C(clk) );


// Data delays to capture data at 16 time baud rate
// Each SRL16E is followed by a flip-flop for best timing

	SRL16E delay15_srl_0
	(  	.D(data_int[1]),
	      .CE(en_16_x_baud),
      	.CLK(clk),
	      .A0(1'b0),
	      .A1(1'b1),
	      .A2(1'b1),
	      .A3(1'b1),
	      .Q(data_delay[0] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_0.INIT = 16'h0000;
	// synthesis translate_on

       SRL16E delay15_srl_1
       (   	.D(data_int[2]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[1] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_1.INIT = 16'h0000;
	// synthesis translate_on

      SRL16E delay15_srl_2
      (   	.D(data_int[3]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[2] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_2.INIT = 16'h0000;
	// synthesis translate_on

      SRL16E delay15_srl_3
      (   	.D(data_int[4]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[3] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_3.INIT = 16'h0000;
	// synthesis translate_on

      SRL16E delay15_srl_4
      (   	.D(data_int[5]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[4] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_4.INIT = 16'h0000;
	// synthesis translate_on

      SRL16E delay15_srl_5
      (   	.D(data_int[6]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[5] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_5.INIT = 16'h0000;
	// synthesis translate_on

      SRL16E delay15_srl_6
      (   	.D(data_int[7]),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[6] ))/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_6.INIT = 16'h0000;
	// synthesis translate_on
      
	SRL16E  delay15_srl_7
      (   	.D(stop_bit),
            .CE(en_16_x_baud),
            .CLK(clk),
            .A0(1'b0),
            .A1(1'b1),
            .A2(1'b1),
            .A3(1'b1),
            .Q(data_delay[7]) )/* synthesis xc_props = "INIT=0000"*/;
	// synthesis translate_off
	defparam delay15_srl_7.INIT = 16'h0000;
	// synthesis translate_on

	FDE data_reg_0
      ( 	.D(data_delay[0]),
            .Q(data_int[0]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_1
      ( 	.D(data_delay[1]),
		.Q(data_int[1]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_2
      ( 	.D(data_delay[2]),
            .Q(data_int[2]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_3
      ( 	.D(data_delay[3]),
            .Q(data_int[3]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_4
      ( 	.D(data_delay[4]),
            .Q(data_int[4]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_5
      ( 	.D(data_delay[5]),
            .Q(data_int[5]),
            .CE(en_16_x_baud),
            .C(clk) );

	FDE data_reg_6

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲日本欧美天堂| 国产成人av电影在线| 在线看不卡av| 成人亚洲精品久久久久软件| 天涯成人国产亚洲精品一区av| 国产欧美一区二区精品性色超碰 | 粉嫩久久99精品久久久久久夜| 亚洲免费在线视频| 国产视频一区在线播放| 日韩欧美一区二区久久婷婷| bt欧美亚洲午夜电影天堂| 国产一区二区福利视频| 一区二区三区日韩欧美| 国产精品国产三级国产aⅴ无密码 国产精品国产三级国产aⅴ原创 | 久久久久久久免费视频了| 在线视频观看一区| 91视频91自| 99视频有精品| 国产精品99久久久久久久vr | 91黄色在线观看| 成人免费看黄yyy456| 成人综合日日夜夜| 成人av一区二区三区| 成人晚上爱看视频| 99国产精品99久久久久久| 不卡的av中国片| 91网站最新网址| 欧美这里有精品| 欧美午夜精品久久久久久孕妇| 欧美无砖砖区免费| 99视频一区二区| 欧美日韩三级一区| 欧美日韩国产综合一区二区 | 欧美一激情一区二区三区| 欧美高清视频在线高清观看mv色露露十八 | 亚洲成a人片在线不卡一二三区| 综合久久久久综合| 一区二区在线电影| 天天综合色天天| 美女尤物国产一区| 国产 欧美在线| 91视频国产观看| 日韩一区二区三区四区| 精品美女一区二区| 国产精品国产三级国产a| 亚洲午夜视频在线| 麻豆国产精品一区二区三区| 国产成人精品综合在线观看| 97久久精品人人做人人爽| 欧洲精品视频在线观看| 在线亚洲免费视频| 日韩欧美国产综合在线一区二区三区| 久久色中文字幕| 亚洲精品中文在线影院| 国产福利一区在线| 91理论电影在线观看| 欧美高清视频不卡网| 久久久久久久国产精品影院| 亚洲激情自拍偷拍| 极品少妇xxxx偷拍精品少妇| 91免费视频网址| 欧美大片一区二区| 亚洲丶国产丶欧美一区二区三区| 国产精品久久久久久久浪潮网站| 亚洲桃色在线一区| 国产一区二区在线视频| 在线精品视频一区二区| 精品国产乱码久久| 亚洲自拍都市欧美小说| 国产成人一级电影| 日韩一区二区免费视频| 亚洲日本一区二区三区| 福利一区二区在线观看| 日韩三级.com| 午夜精彩视频在线观看不卡| 91在线观看成人| 精品国产a毛片| 免费视频最近日韩| 欧美综合欧美视频| 亚洲国产毛片aaaaa无费看| 国产风韵犹存在线视精品| 在线亚洲精品福利网址导航| 中文字幕在线播放不卡一区| 激情欧美一区二区三区在线观看| 欧美午夜一区二区三区| 尤物视频一区二区| 在线中文字幕一区二区| 中文字幕一区二区日韩精品绯色| 国产麻豆一精品一av一免费| 日韩一区二区三区四区| 首页国产丝袜综合| 欧美视频精品在线观看| 亚洲人成人一区二区在线观看 | 日韩美女一区二区三区四区| 亚洲成av人片观看| 欧美日韩成人综合天天影院| 亚洲已满18点击进入久久| 国产精品一区在线| 久久精品一区二区三区不卡牛牛| 亚洲线精品一区二区三区八戒| 91免费观看在线| 亚洲综合偷拍欧美一区色| 国产精品一区二区男女羞羞无遮挡 | 不卡的av在线| 亚洲精品免费在线| 大桥未久av一区二区三区中文| 欧美v日韩v国产v| 激情小说亚洲一区| 久久久久久久久久电影| 成人av在线播放网站| 亚洲乱码中文字幕| 在线观看日韩电影| 视频一区欧美日韩| 精品久久久久久亚洲综合网| 国产麻豆成人精品| 国产精品高潮久久久久无| va亚洲va日韩不卡在线观看| 一区二区三区精品在线| 欧美裸体一区二区三区| 国产在线视视频有精品| 最新国产成人在线观看| 欧美日韩欧美一区二区| 麻豆精品视频在线观看免费| 欧美激情一区二区三区| 91美女片黄在线观看91美女| 一区二区三区 在线观看视频| 精品视频在线看| 精品亚洲欧美一区| 国产欧美日韩麻豆91| 一本一道综合狠狠老| 天天av天天翘天天综合网色鬼国产 | 制服丝袜日韩国产| 国产综合一区二区| 亚洲自拍偷拍综合| 欧美大片在线观看一区| 色综合久久综合网97色综合| 日韩电影在线免费看| 精品久久一二三区| 欧美在线观看视频一区二区三区| 免费观看久久久4p| 亚洲欧美色图小说| 久久久久久久久久电影| 欧美自拍丝袜亚洲| 国产成人三级在线观看| 亚洲va国产天堂va久久en| 26uuu色噜噜精品一区| 欧美四级电影网| 99re8在线精品视频免费播放| 久久成人精品无人区| 日本一二三四高清不卡| 欧美一区午夜精品| 色94色欧美sute亚洲线路二 | 在线精品视频免费播放| 国产91富婆露脸刺激对白| 青娱乐精品视频在线| 亚洲va欧美va国产va天堂影院| 亚洲国产精品av| 久久亚洲二区三区| 91精品婷婷国产综合久久性色 | 精品一区二区三区久久久| 午夜激情久久久| 一区二区三区资源| 亚洲欧美偷拍三级| 综合久久久久综合| 亚洲欧美中日韩| 欧美激情一二三区| 中文字幕免费在线观看视频一区| 精品国产3级a| www国产成人| 欧美精品一区二区三区在线播放| 91精品国产综合久久蜜臀| 欧美日韩国产高清一区二区三区 | 国产精品羞羞答答xxdd| 美女性感视频久久| 麻豆精品国产传媒mv男同| 久久成人精品无人区| 国产在线不卡一区| 国产一区二区网址| 秋霞国产午夜精品免费视频| 首页国产丝袜综合| 青青草精品视频| 精品在线观看视频| 国产精品一区二区三区网站| 国产高清在线精品| 成人小视频在线观看| 粉嫩aⅴ一区二区三区四区五区| 成人一区二区三区中文字幕| 国产成人99久久亚洲综合精品| 处破女av一区二区| 欧美一级一区二区| 国产精品麻豆视频| 全国精品久久少妇| 色婷婷综合久久| 久久免费视频一区| 亚洲综合一区二区三区| 成人天堂资源www在线| 欧美绝品在线观看成人午夜影视| 久久免费精品国产久精品久久久久| 亚洲人被黑人高潮完整版| 热久久国产精品|