?? lcdmpddr.pin
字號:
-- Copyright (C) 1991-2004 Altera Corporation
-- Any megafunction design, and related netlist (encrypted or decrypted),
-- support information, device programming or simulation file, and any other
-- associated documentation or information provided by Altera or a partner
-- under Altera's Megafunction Partnership Program may be used only
-- to program PLD devices (but not masked PLD devices) from Altera. Any
-- other use of such megafunction design, netlist, support information,
-- device programming or simulation file, or any other related documentation
-- or information is prohibited for any other purpose, including, but not
-- limited to modification, reverse engineering, de-compiling, or use with
-- any other silicon devices, unless such use is explicitly licensed under
-- a separate agreement with Altera or a megafunction partner. Title to the
-- intellectual property, including patents, copyrights, trademarks, trade
-- secrets, or maskworks, embodied in any such megafunction design, netlist,
-- support information, device programming or simulation file, or any other
-- related documentation or information provided by Altera or a megafunction
-- partner, remains with Altera, the megafunction partner, or their respective
-- licensors. No other licenses, including any licenses needed under any third
-- party's intellectual property, are provided herein.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.5V).
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- Bank 1: 3.3V
-- Bank 2: 3.3V
-- Bank 3: 3.3V
-- Bank 4: 3.3V
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
---------------------------------------------------------------------------------
Quartus II Version 4.1 Build 181 06/29/2004 SJ Full Version
CHIP "lcdmpddr" ASSIGNED TO AN: EP1C12Q240C8
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
GND* : 1 : : : : 1 :
GND* : 2 : : : : 1 :
GND* : 3 : : : : 1 :
GND* : 4 : : : : 1 :
GND* : 5 : : : : 1 :
GND* : 6 : : : : 1 :
GND* : 7 : : : : 1 :
GND* : 8 : : : : 1 :
VCCIO1 : 9 : power : : 3.3V : 1 :
GND : 10 : gnd : : : 1 :
GND* : 11 : : : : 1 :
GND* : 12 : : : : 1 :
GND* : 13 : : : : 1 :
GND* : 14 : : : : 1 :
GND* : 15 : : : : 1 :
GND* : 16 : : : : 1 :
GND* : 17 : : : : 1 :
GND* : 18 : : : : 1 :
GND* : 19 : : : : 1 :
promadr[0] : 20 : output : LVTTL : : 1 : N
promadr[6] : 21 : output : LVTTL : : 1 : N
VCCIO1 : 22 : power : : 3.3V : 1 :
sel[0] : 23 : input : LVTTL : : 1 : N
~nCSO~ / GND* : 24 : output : LVTTL : : 1 : N
DATA0 : 25 : input : : : 1 :
nCONFIG : 26 : : : : 1 :
VCCA_PLL1 : 27 : power : : 1.5V : 1 :
GND+ : 28 : : : : 1 :
sclk : 29 : input : LVTTL : : 1 : N
GNDA_PLL1 : 30 : gnd : : : 1 :
GNDG_PLL1 : 31 : gnd : : : 1 :
nCEO : 32 : : : : 1 :
nCE : 33 : : : : 1 :
MSEL0 : 34 : : : : 1 :
MSEL1 : 35 : : : : 1 :
DCLK : 36 : bidir : : : 1 :
~ASDO~ / GND* : 37 : output : LVTTL : : 1 : N
sel[1] : 38 : input : LVTTL : : 1 : N
sclkm : 39 : input : LVTTL : : 1 : N
GND : 40 : gnd : : : 1 :
prom_data[8] : 41 : input : LVTTL : : 1 : N
clear : 42 : input : LVTTL : : 1 : N
promadr[3] : 43 : output : LVTTL : : 1 : N
db[7] : 44 : output : LVTTL : : 1 : N
d_i : 45 : output : LVTTL : : 1 : N
datai[7] : 46 : input : LVTTL : : 1 : N
start : 47 : input : LVTTL : : 1 : N
datai[3] : 48 : input : LVTTL : : 1 : N
db[3] : 49 : output : LVTTL : : 1 : N
prom_data[1] : 50 : input : LVTTL : : 1 : N
VCCIO1 : 51 : power : : 3.3V : 1 :
GND : 52 : gnd : : : 1 :
datai[4] : 53 : input : LVTTL : : 1 : N
GND* : 54 : : : : 1 :
datai[6] : 55 : input : LVTTL : : 1 : N
GND* : 56 : : : : 1 :
GND* : 57 : : : : 1 :
GND* : 58 : : : : 1 :
GND* : 59 : : : : 1 :
GND* : 60 : : : : 1 :
GND* : 61 : : : : 4 :
GND* : 62 : : : : 4 :
prom_data[3] : 63 : input : LVTTL : : 4 : N
GND* : 64 : : : : 4 :
GND* : 65 : : : : 4 :
prom_data[6] : 66 : input : LVTTL : : 4 : N
db[4] : 67 : output : LVTTL : : 4 : N
prom_data[4] : 68 : input : LVTTL : : 4 : N
GND : 69 : gnd : : : 1 :
VCCIO4 : 70 : power : : 3.3V : 4 :
GND : 71 : gnd : : : 1 :
VCCINT : 72 : power : : 1.5V : :
tmdt : 73 : output : LVTTL : : 4 : N
mode : 74 : input : LVTTL : : 4 : N
db[0] : 75 : output : LVTTL : : 4 : N
datai[0] : 76 : input : LVTTL : : 4 : N
promadr[5] : 77 : output : LVTTL : : 4 : N
prom_data[0] : 78 : input : LVTTL : : 4 : N
db[6] : 79 : output : LVTTL : : 4 : N
GND : 80 : gnd : : : 1 :
VCCINT : 81 : power : : 1.5V : :
prom_data[7] : 82 : input : LVTTL : : 4 : N
datai[2] : 83 : input : LVTTL : : 4 : N
prom_data[5] : 84 : input : LVTTL : : 4 : N
db[1] : 85 : output : LVTTL : : 4 : N
datai[5] : 86 : input : LVTTL : : 4 : N
datai[1] : 87 : input : LVTTL : : 4 : N
prom_data[2] : 88 : input : LVTTL : : 4 : N
GND : 89 : gnd : : : 1 :
VCCINT : 90 : power : : 1.5V : :
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -